參數(shù)資料
型號(hào): UPD75517
廠商: NEC Corp.
英文描述: 4 BIT SINGLE-CHIP MICROCOMPUTER
中文描述: 4位單片機(jī)
文件頁數(shù): 142/180頁
文件大小: 1596K
代理商: UPD75517
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁當(dāng)前第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁
142
μ
PD75517(A)
7. RESET FUNCTION
The
μ
PD75517(A) is reset by RESET signal input. When reset, the hardware is initialized as indicated in Table
7-1. Fig. 7-1 shows the timing of reset operation.
Fig. 7-1 Reset Operation by RESET Input
Note
A wait time is 31.3 ms when operating at 4.19 MHz.
Table 7-1 Statuses of the Hardware after a Reset (1/2)
Note
RESET signal input causes data at addresses 0F8H-0FDH in data memory to be undefined.
RESET input
Operation mode or
standby mode
HALT mode
Operation mode
Internal reset operation
Wait
(approximately 21.8 ms/6.0 MHz)
Note
Program counter (PC)
PSW
Data memory (RAM)
General registers (X, A, H, L, D, E, B, C)
Bank select register (MBS, RBS)
Stack pointer (SP)
Stack bank select register (SBS)
Basic interval
timer
Timer/event
counter
Timer/pulse
generator
Watch timer
Hardware
Low-order 6 bits at address 0000H
in program memory are set in PC
bits 13 to 8, and the data at address
0001H are set in PC bits 7 to 0.
Held
0
0
Bit 6 at address 0000H in pro-
gram memory is set in RBE, and
bit 7 is set in MBE.
Held
Note
Held
0, 0
Undefined
Undefined
Undefined
0
0
FFH
0
0, 0
Held
0
0
Low-order 6 bits at address 0000H
in program memory are set in PC
bits 13 to 8, and the data at address
0001H are set in PC bits 7 to 0.
Undefined
0
0
Bit 6 at address 0000H in pro-
gram memory is set in RBE, and
bit 7 is set in MBE.
Undefined
Undefined
0, 0
Undefined
Undefined
Undefined
0
0
FFH
0
0, 0
Held
0
0
Carry flag (CY)
Skip flags (SK0 to SK2)
Interrupt status flags (IST0, IST1)
Bank enable flags (MBE, RBE)
Counter (BT)
Mode register (BTM)
Counter (T0)
Modulo register (TMOD0)
Mode register (TM0)
TOE0, TOUT F/F
Modulo registers (MODH, MODL)
Mode register (TPGM)
Mode register (WM)
RESET input during operation
RESET input in a standby mode
相關(guān)PDF資料
PDF描述
UPD75517A 4 BIT SINGLE-CHIP MICROCOMPUTER
UPD75517GF 4 BIT SINGLE-CHIP MICROCOMPUTER
UPD75517GFA 4 BIT SINGLE-CHIP MICROCOMPUTER
UPD75518 4 BIT SINGLE-CHIP MICROCOMPUTER
UPD75518GF CAT5E PATCH CABLES SNAGLESS, RED 3 FT
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
UPD7554AG-597-E2 制造商:Renesas Electronics Corporation 功能描述:
UPD7554AG-597-E2-A 制造商:Renesas Electronics Corporation 功能描述:
UPD7554AG-603-E2 制造商:Renesas Electronics Corporation 功能描述:
UPD7554AG-603-E2-A 制造商:Renesas Electronics Corporation 功能描述:
UPD7554AG-611-E2 制造商:Renesas Electronics Corporation 功能描述: