參數(shù)資料
型號: AM79C975
廠商: Advanced Micro Devices, Inc.
英文描述: PCnet⑩-FAST III Single-Chip 10/100 Mbps PCI Ethernet Controller with Integrated PHY
中文描述: PCnet⑩快速三單芯片10/100 Mbps的PCI以太網(wǎng)控制器集成PHY
文件頁數(shù): 300/304頁
文件大?。?/td> 2092K
代理商: AM79C975
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁當(dāng)前第300頁第301頁第302頁第303頁第304頁
300
Am79C973/Am79C975
P R E L I M I N A R Y
Listed By Function . . . . . . . . . . . . . . . . . . .246
Listed By Group . . . . . . . . . . . . . . . . . . . . .246
Look-Ahead Packet Processing
(LAPP) Concept . . . . . . . . . . . . . . . . . . .284
Loopback Configuration . . . . . . . . . . . . . .139
Loopback Operation . . . . . . . . . . . . . . . . . .78
Loss of Carrier . . . . . . . . . . . . . . . . . . . . . . .75
Low Latency Receive Configuration . . . . . .96
M
MAC . . . . . . . . . . . . . . . . . . . . . . . .70, 71, 72
Magic Packet Mode . . . . . . . . . . . . . . . . . .104
Management Cycle Timing . . . . . . . . . . . .278
Management Data Clock . . . . . . . . . . . . . . .35
Management Data I/O . . . . . . . . . . . . . . . . .35
Management Data Output Valid
Delay Timing . . . . . . . . . . . . . . . . . . . . .280
Management Data Setup and Hold
Timing . . . . . . . . . . . . . . . . . . . . . . . . . . .280
Management Interrupt (SMI) Line . . . . . . .102
Management Station IP Address 1
(MReg Address 26) . . . . . . . . . . . . . . . . .258
Manual PHY Configuration . . . . . . . . . . . .271
Master Abort . . . . . . . . . . . . . . . . . . . . .53, 55
Master Bus Interface Unit . . . . . . . . . . . . . .46
Master Cycle Data Parity Error
Response . . . . . . . . . . . . . . . . . . . . . . . . . .55
Master Initiated Termination . . . . . . . . . . . .52
MCLOCK SMI Clock . . . . . . . . . . . . . . . . .37
MDATA SMI Data . . . . . . . . . . . . . . . . . . .37
MDC . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .35
MDC Waveform . . . . . . . . . . . . . . . . . . . .279
MDIO . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .35
Media Access Management . . . . . . . . . . . . .71
Media Independent Interface . . . . . . . . . . . .80
Media Independent Interface
(MII) . . . . . . . . . . . . . . . . . . . . . . . . .34, 268
Medium Allocation . . . . . . . . . . . . . . . . . . .71
Medium Dependent Interface . . . . . . . . . . .85
MII Interface . . . . . . . . . . . . . . . . . . . . . . . .39
MII Management Control Register
(Register 0) . . . . . . . . . . . . . . . . . . . . . . .274
MII Management Frames . . . . . . . . . . . . . .269
MII Management Interface . . . . . . . . . . . .269
MII management registers . . . . . . . . . . . . .274
MII Network Status Interface . . . . . . . . . .269
MII Receive Frame Tag Enable . . . . . . . . . .36
MII Receive Interface . . . . . . . . . . . . . . . .269
MII Transmit Interface . . . . . . . . . . . . . . . .268
MIIRXFRTGD . . . . . . . . . . . . . . . . . . . . . .36
MIIRXFRTGE . . . . . . . . . . . . . . . . . . . . . . .36
MIRQ SMI Interrupt . . . . . . . . . . . . . . . . . .37
Miscellaneous Loopback Features . . . . . . . .78
MIU Receive Pattern RAM Data Port
(MReg Address 34) . . . . . . . . . . . . . . . . .261
MIU Transceiver Status
(MReg Address 30) . . . . . . . . . . . . . . . . .259
MLT-3 and Adaptive Equalization . . . . . . .84
Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . .205
N
Network Interfaces . . . . . . . . . . . . . . . . .36, 39
Network Port Manager . . . . . . . . . . . . . . .270
No SRAM Configuration . . . . . . . . . . . . . . .96
Non-Burst FIFO DMA Transfers . . . . . . . .60
Non-Burst Read Transfer . . . . . . . . . . . . . . .48
Non-Burst Write Transfer . . . . . . . . . . . . . .49
Normal and Tri-State Outputs . . . . . . . . . .235
O
Offset 00h . . . . . . . . . . . . . . . . . . . . . . . . .113
Offset 02h . . . . . . . . . . . . . . . . . . . . . . . . .113
Offset 04h . . . . . . . . . . . . . . . . . . . . . . . . .114
Offset 06h . . . . . . . . . . . . . . . . . . . . . . . . .115
Offset 08h . . . . . . . . . . . . . . . . . . . . . . . . .116
Offset 09h . . . . . . . . . . . . . . . . . . . . . . . . .116
Offset 0Ah . . . . . . . . . . . . . . . . . . . . . . . . .117
Offset 0Bh . . . . . . . . . . . . . . . . . . . . . . . . .117
Offset 0Dh . . . . . . . . . . . . . . . . . . . . . . . . .117
Offset 0Eh . . . . . . . . . . . . . . . . . . . . . . . . .117
Offset 10h . . . . . . . . . . . . . . . . . . . . . . . . .117
Offset 14h . . . . . . . . . . . . . . . . . . . . . . . . .118
Offset 2Ch . . . . . . . . . . . . . . . . . . . . . . . . .119
Offset 2Eh . . . . . . . . . . . . . . . . . . . . . . . . .119
Offset 30h . . . . . . . . . . . . . . . . . . . . . . . . .119
Offset 34h . . . . . . . . . . . . . . . . . . . . . . . . .120
Offset 3Ch . . . . . . . . . . . . . . . . . . . . . . . . .120
Offset 3Dh . . . . . . . . . . . . . . . . . . . . . . . . .120
Offset 3Eh . . . . . . . . . . . . . . . . . . . . . . . . .120
Offset 3Fh . . . . . . . . . . . . . . . . . . . . . . . . .120
Offset 40h . . . . . . . . . . . . . . . . . . . . . . . . .120
Offset 41h . . . . . . . . . . . . . . . . . . . . . . . . .120
Offset 42h . . . . . . . . . . . . . . . . . . . . . . . . .121
Offset 44h . . . . . . . . . . . . . . . . . . . . . . . . .121
Offset 46h . . . . . . . . . . . . . . . . . . . . . . . . .122
Offset 47h . . . . . . . . . . . . . . . . . . . . . . . . .122
OnNow Functional Diagram . . . . . . . . . . .103
OnNow Pattern Match Mode . . . . . . . . . . .104
相關(guān)PDF資料
PDF描述
AM79C973 PCnet⑩-FAST III Single-Chip 10/100 Mbps PCI Ethernet Controller with Integrated PHY
AM79C973KCW PCnet⑩-FAST III Single-Chip 10/100 Mbps PCI Ethernet Controller with Integrated PHY
AM79C975KCW PCnet⑩-FAST III Single-Chip 10/100 Mbps PCI Ethernet Controller with Integrated PHY
AM79C973VCW PCnet⑩-FAST III Single-Chip 10/100 Mbps PCI Ethernet Controller with Integrated PHY
AM79C975VCW PCnet⑩-FAST III Single-Chip 10/100 Mbps PCI Ethernet Controller with Integrated PHY
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
AM79C975BKC\\W 制造商:Advanced Micro Devices 功能描述:
AM79C975BKC\W 制造商:Advanced Micro Devices 功能描述:
AM79C975BKD\\W 制造商:Advanced Micro Devices 功能描述:
AM79C975BKD\W 制造商:Advanced Micro Devices 功能描述:PCnet-FAST III Single-Chip 10/100 Mbps PCI Ethernet Controller with Integrated PHY 制造商:AMD (Advanced Micro Devices) 功能描述:PCnet-FAST III Single-Chip 10/100 Mbps PCI Ethernet Controller with Integrated PHY
AM79C975BKDW 制造商:Advanced Micro Devices 功能描述:PCnet-FAST III Single-Chip 10/100 Mbps PCI Ethernet Controller with Integrated PHY 制造商:AMD (Advanced Micro Devices) 功能描述:PCnet-FAST III Single-Chip 10/100 Mbps PCI Ethernet Controller with Integrated PHY