參數(shù)資料
型號: IDT82V2616BBG
廠商: IDT, Integrated Device Technology Inc
文件頁數(shù): 21/99頁
文件大?。?/td> 0K
描述: IC INVERSE MUX 16CH ATM 272-PBGA
標準包裝: 1
應(yīng)用: 無線
接口: Utopia
電源電壓: 2.97 V ~ 3.63 V
封裝/外殼: 260-BGA
供應(yīng)商設(shè)備封裝: 260-PBGA(19x19)
包裝: 托盤
安裝類型: 表面貼裝
其它名稱: 82V2616BBG
INTERFACE
28
December 4, 2006
IDT82V2616
Inverse Multiplexing for ATM
3.3.6
PROCEDURE OF LOADING SOFTWARE AND SENDING
COMMANDS
After chip reset, the IMAOS16 or IMAOS16_Slave (a binary file
shipped with the chip) should be loaded to the IDT82V2616 to interpret
commands. The procedure of loading the IMAOS16 or IMAOS16_Slave
is the same with that of sending the commands. Figure-8 shows the
Input-FIFO write process and Figure-9 shows the Output-FIFO read
process.
Figure-8 Input FIFO Write Process
Table-13 Input FIFO Internal State Register (INPUT_FIFO_INTERNAL_STATE_REG)
(R, Address=08H)
Symbol
Position
Default
Description
-
7-5
0
Reserved.
Input_remain_msg_length[4:0]
4-0
0
The length of the message remaining in the Input FIFO to be processed by the IDT82V2616.
write_message(char *message,char L)
{
wait(INPUT_FIFO_EMPTY_STATE_EVENT);
write_reg(FIFO_INT_RESET_REG,0x02);
for(i=0;i<L;i++)
{
write_reg(INPUT_FIFO_DATA_REG,message[i]);
}
write_reg(INPUT_FIFO_LENGTH_REG,L);
}
Input_FIFO_empty_state
bit is set?
Read Input_FIFO_empty_state bit of
FIFO_STATE_REGregister
Write L(L<=16) bytesinto Input_FIFO
Write value L into
INPUT_FIFO_LENGTH_REG register
N
Y
InputFIFOWriteProcess
Clearthe Input_FIFO_empty_state bit
相關(guān)PDF資料
PDF描述
IDT88K8483BRI IC SPI-4 EXCHANGE 3PORT 672-BGA
IDT88P8341BHI IC SPI3-SPI4 EXCHANGE 820-PBGA
IDT88P8342BHI IC SPI3-SPI4 EXCHANGE 820-PBGA
IDT88P8344BHI IC SPI3-SPI4 EXCHANGE 820-PBGA
IDT89H24NT24G2ZBHLG IC PCI SW 24LANE 24PORT 324BGA
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
IDT82V3001A 制造商:IDT 制造商全稱:Integrated Device Technology 功能描述:WAN PLL WITH SINGLE REFERENCE INPUT
IDT82V3001A_08 制造商:IDT 制造商全稱:Integrated Device Technology 功能描述:WAN PLL WITH SINGLE REFERENCE INPUT
IDT82V3001APV 制造商:IDT 制造商全稱:Integrated Device Technology 功能描述:WAN PLL WITH SINGLE REFERENCE INPUT
IDT82V3001APVG 功能描述:IC PLL WAN W/SGL REF INP 56SSOP RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 專用 系列:- 標準包裝:1 系列:- 類型:時鐘/頻率發(fā)生器,多路復(fù)用器 PLL:是 主要目的:存儲器,RDRAM 輸入:晶體 輸出:LVCMOS 電路數(shù):1 比率 - 輸入:輸出:1:2 差分 - 輸入:輸出:無/是 頻率 - 最大:400MHz 電源電壓:3 V ~ 3.6 V 工作溫度:0°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:16-TSSOP(0.173",4.40mm 寬) 供應(yīng)商設(shè)備封裝:16-TSSOP 包裝:Digi-Reel® 其它名稱:296-6719-6
IDT82V3001APVG8 功能描述:IC PLL WAN W/SGL REF INP 56-SSOP RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 專用 系列:- 標準包裝:1,500 系列:- 類型:時鐘緩沖器/驅(qū)動器 PLL:是 主要目的:- 輸入:- 輸出:- 電路數(shù):- 比率 - 輸入:輸出:- 差分 - 輸入:輸出:- 頻率 - 最大:- 電源電壓:3.3V 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:28-SSOP(0.209",5.30mm 寬) 供應(yīng)商設(shè)備封裝:28-SSOP 包裝:帶卷 (TR) 其它名稱:93786AFT