參數(shù)資料
型號: TMX320DM6446ZWT
廠商: Texas Instruments, Inc.
英文描述: Digital Media System on-Chip
中文描述: 數(shù)字媒體系統(tǒng)芯片
文件頁數(shù): 60/214頁
文件大?。?/td> 1699K
代理商: TMX320DM6446ZWT
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁當(dāng)前第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁
www.ti.com
P
TMS320DM6446
Digital Media System on-Chip
SPRS283–DECEMBER 2005
Table 3-4. Module Configuration (continued)
DEFAULT STATES
Enable
System
Module
ARM
Switched
Central
Resource
(SCR)
DSP
VICP
Always On
ON
-
Always On
Always On
ON
ON
Enable
Enable
-
-
DSP
DSP
OFF
OFF
COUT3_DSP_BT
Disable
COUT3_DSP_BT
-
3.3.2.1
Power Domain and Module States Defined
3.3.2.1.1
Power Domain States
A power domain can only be in one of two states –
ON
or
OFF
, defined as follows:
ON
: Power to the power domain is on.
OFF
: Power to the power domain is off.
3.3.2.1.2
Module States
A module can be in one of four states –
Disable
,
Enable
,
SwRstDisable
, or
SyncReset
. As shown in
Table 3-5
, the four states correspond to combinations of module reset asserted or de-asserted and
module clock on or off.
Table 3-5. Module States
MODULE STATE
Enable
Disable
SyncReset
SwRstDisable
MODULE RESET
De-Asserted
De-Asserted
Asserted
Asserted
MODULE CLOCK
ON
OFF
ON
OFF
The module states are defined as follows:
Enable
: A module in the
enable
state has its module reset
de-asserted
and its clock
on
.
Disable
: A module in the
disable
state has its module reset
de-asserted
and its clock
off
. This state
is typically used for disabling a module clock for power savings. The DM6446 is designed in full static
CMOS, so when you stop a module clock, the modules state is retained. When the clock is restarted,
the module resumes operating from the point it was stopped.
SyncRst
: A module in the
SyncRst
state has its module reset
asserted
and its clock
on
. After initial
power-on, most modules are by default in the SyncRst state.
SwRstDisable
: A module in the
SwRstDisable
state has its module reset
asserted
and its clock
off
.
3.3.2.2
DAC and Video Encoder Clocks
The DAC and Video Encoder Clocks within the Video Processing SubSystem (VPSS) are controlled via
the VPSS_CLK_CTRL register as shown in
Figure 3-3
. Descriptions of the register fields are given in
Table 3-6
.
Device Configuration
60
相關(guān)PDF資料
PDF描述
TN28F010-90 28F010 1024K (128K X 8) CMOS FLASH MEMORY
TN28F010-120 28F010 1024K (128K X 8) CMOS FLASH MEMORY
TN28F010-150 28F010 1024K (128K X 8) CMOS FLASH MEMORY
TN28F020-90 28F020 2048K (256K X 8) CMOS FLASH MEMORY
TN28F020-150 28F020 2048K (256K X 8) CMOS FLASH MEMORY
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
TMX320DM6467TZUT1 制造商:Texas Instruments 功能描述:
TMX320DM6467ZUT 功能描述:數(shù)字信號處理器和控制器 - DSP, DSC Dig Media System-on- Chip RoHS:否 制造商:Microchip Technology 核心:dsPIC 數(shù)據(jù)總線寬度:16 bit 程序存儲器大小:16 KB 數(shù)據(jù) RAM 大小:2 KB 最大時鐘頻率:40 MHz 可編程輸入/輸出端數(shù)量:35 定時器數(shù)量:3 設(shè)備每秒兆指令數(shù):50 MIPs 工作電源電壓:3.3 V 最大工作溫度:+ 85 C 封裝 / 箱體:TQFP-44 安裝風(fēng)格:SMD/SMT
TMX320DM647ZUT720 制造商:TI 制造商全稱:Texas Instruments 功能描述:Digital Media Processor
TMX320DM647ZUT900 制造商:TI 制造商全稱:Texas Instruments 功能描述:Digital Media Processor
TMX320DM648ACUT7 制造商:Texas Instruments 功能描述:- Trays