參數(shù)資料
型號(hào): XC3S5000-5FGG676C
廠商: Xilinx Inc
文件頁(yè)數(shù): 73/272頁(yè)
文件大?。?/td> 0K
描述: SPARTAN-3A FPGA 5M 676-FBGA
產(chǎn)品培訓(xùn)模塊: Extended Spartan 3A FPGA Family
標(biāo)準(zhǔn)包裝: 40
系列: Spartan®-3
LAB/CLB數(shù): 8320
邏輯元件/單元數(shù): 74880
RAM 位總計(jì): 1916928
輸入/輸出數(shù): 489
門數(shù): 5000000
電源電壓: 1.14 V ~ 1.26 V
安裝類型: 表面貼裝
工作溫度: 0°C ~ 85°C
封裝/外殼: 676-BGA
供應(yīng)商設(shè)備封裝: 676-FBGA(27x27)
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)當(dāng)前第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)第204頁(yè)第205頁(yè)第206頁(yè)第207頁(yè)第208頁(yè)第209頁(yè)第210頁(yè)第211頁(yè)第212頁(yè)第213頁(yè)第214頁(yè)第215頁(yè)第216頁(yè)第217頁(yè)第218頁(yè)第219頁(yè)第220頁(yè)第221頁(yè)第222頁(yè)第223頁(yè)第224頁(yè)第225頁(yè)第226頁(yè)第227頁(yè)第228頁(yè)第229頁(yè)第230頁(yè)第231頁(yè)第232頁(yè)第233頁(yè)第234頁(yè)第235頁(yè)第236頁(yè)第237頁(yè)第238頁(yè)第239頁(yè)第240頁(yè)第241頁(yè)第242頁(yè)第243頁(yè)第244頁(yè)第245頁(yè)第246頁(yè)第247頁(yè)第248頁(yè)第249頁(yè)第250頁(yè)第251頁(yè)第252頁(yè)第253頁(yè)第254頁(yè)第255頁(yè)第256頁(yè)第257頁(yè)第258頁(yè)第259頁(yè)第260頁(yè)第261頁(yè)第262頁(yè)第263頁(yè)第264頁(yè)第265頁(yè)第266頁(yè)第267頁(yè)第268頁(yè)第269頁(yè)第270頁(yè)第271頁(yè)第272頁(yè)
Spartan-3 FPGA Family: Pinout Descriptions
DS099 (v3.1) June 27, 2013
Product Specification
164
FT256 Footprint
X-Ref Target - Figure 49
Figure 49: FT256 Package Footprint (Top View)
113 I/O: Unrestricted, general-purpose user I/O
12
DUAL: Configuration pin, then possible
user I/O
24
VREF: User I/O or input voltage reference
for bank
16
DCI: User I/O or reference resistor input for
bank
8
GCLK: User I/O or global clock buffer input
24
VCCO: Output voltage supply for bank
7
CONFIG: Dedicated configuration pins
4
JTAG: Dedicated JTAG port pins
8
VCCINT: Internal core voltage supply
(+1.2V)
0
N.C.: No unconnected pins in this package
32
GND: Ground
8
VCCAUX: Auxiliary voltage supply
(+2.5V)
10
11
12
13
14
15
16
123456
7
8
9
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
T
Bank
6
Bank
3
Bank 5
Bank 4
Bank
7
Bank 0
Bank 1
Bank
2
2
3
TDI
IO
VREF_0
I/O
L01P_0
VRN_0
I/O
VCCAUX
I/O
L32P_0
GCLK6
I/O
L31N_1
VREF_1
VCCAUX
I/O
L10N_1
VREF_1
I/O
L01N_1
VRP_1
TDO
I/O
L01P_7
VRN_7
PROG_B
I/O
L01N_0
VRP_0
I/O
L25P_0
I/O
L28P_0
I/O
L30P_0
I/O
L32N_0
GCLK7
I/O
L31P_1
I/O
L29N_1
I/O
L27N_1
I/O
L10P_1
I/O
L01P_1
VRN_1
I/O
L01N_2
VRP_2
I/O
L01N_7
VRP_7
I/O
L16N_7
I/O
L16P_7
VREF_7
HSWAP_
EN
I/O
L25N_0
I/O
L28N_0
I/O
L30N_0
I/O
L31P_0
VREF_0
I/O
L32N_1
GCLK5
I/O
L29P_1
I/O
L27P_1
TMS
TCK
I/O
L16N_2
I/O
L01P_2
VRN_2
I/O
L17N_7
I/O
L17P_7
I/O
L19P_7
VCCINT
IO
VREF_0
I/O
L27P_0
I/O
L29P_0
I/O
L31N_0
I/O
L32P_1
GCLK4
I/O
L30N_1
I/O
L28N_1
IO
VREF_1
VCCINT
I/O
L16P_2
I/O
L17N_2
I/O
L17P_2
VREF_2
I/O
L20N_7
I/O
L20P_7
I/O
L19N_7
VREF_7
I/O
L21P_7
VCCINT
I/O
L27N_0
I/O
L29N_0
VCCO_0 VCCO_1
I/O
L30P_1
I/O
L28P_1
VCCINT
I/O
L19N_2
I/O
L19P_2
I/O
L20N_2
I/O
L20P_2
VCCAUX
I/O
L22N_7
I/O
L22P_7
I/O
L21N_7
I/O
L23P_7
VCCO_0 VCCO_0 VCCO_1 VCCO_1
I/O
L21N_2
I/O
L21P_2
I/O
L22N_2
I/O
L22P_2
VCCAUX
I/O
L40P_7
I/O
L24N_7
I/O
L24P_7
I/O
L23N_7
VCCO_7
VCCO_2
I/O
L23N_2
VREF_2
I/O
L23P_2
I/O
L24N_2
I/O
L24P_2
I/O
L40N_7
VREF_7
I/O
L39N_7
I/O
L39P_7
VCCO_7 VCCO_7
GND
VCCO_2 VCCO_2
I/O
L39N_2
I/O
L39P_2
I/O
L40N_2
I/O
L40P_2
VREF_2
I/O
L40P_6
VREF_6
I/O
L40N_6
I/O
L39P_6
I/O
L39N_6
VCCO_6 VCCO_6
VCCO_3 VCCO_3
I/O
L39P_3
I/O
L39N_3
I/O
L40N_3
VREF_3
I/O
L24P_6
I/O
L24N_6
VREF_6
I/O
L23P_6
I/O
L23N_6
VCCO_6
VCCO_3
I/O
L23N_3
I/O
L24P_3
I/O
L24N_3
I/O
L40P_3
VCCAUX
I/O
L22P_6
I/O
L22N_6
I/O
L21P_6
I/O
L21N_6
VCCO_5 VCCO_5 VCCO_4 VCCO_4
I/O
L23P_3
VREF_3
I/O
L21N_3
I/O
L22P_3
I/O
L22N_3
VCCAUX
I/O
L20P_6
I/O
L20N_6
I/O
L19P_6
I/O
L19N_6
VCCINT
I/O
L28P_5
D7
I/O
L30P_5
VCCO_5 VCCO_4
I/O
L29N_4
I/O
L27N_4
DIN
D0
VCCINT
I/O
L21P_3
I/O
L19N_3
I/O
L20P_3
I/O
L20N_3
I/O
L17P_6
VREF_6
I/O
L17N_6
I/O
L16P_6
VCCINT
I/O
L28N_5
D6
I/O
L30N_5
I/O
L32P_5
GCLK2
I/O
L31N_4
INIT_B
I/O
L29P_4
I/O
L27P_4
D1
IO
VREF_4
VCCINT
I/O
L19P_3
I/O
L17P_3
VREF_3
I/O
L17N_3
I/O
L01P_6
VRN_6
I/O
L16N_6
M0
M2
I/O
L27P_5
I/O
L29P_5
VREF_5
I/O
L32N_5
GCLK3
I/O
L31P_4
DOUT
BUSY
I/O
L30N_4
D2
I/O
L28N_4
I/O
L25N_4
IO
VREF_4
I/O
L16P_3
I/O
L16N_3
I/O
L01N_3
VRP_3
I/O
L01N_6
VRP_6
I/O
L01P_5
CS_B
I/O
L10P_5
VRN_5
I/O
L27N_5
VREF_5
I/O
L29N_5
I/O
L31P_5
D5
I/O
L32N_4
GCLK1
I/O
L30P_4
D3
I/O
L28P_4
I/O
L25P_4
I/O
L01N_4
VRP_4
DONE
GND
I/O
L01P_3
VRN_3
M1
I/O
L01N_5
RDWR_B
I/O
L10N_5
VRP_5
I/O
VCCAUX
I/O
L31N_5
D4
IO
VREF_5
I/O
L32P_4
GCLK0
IO
VREF_4
VCCAUX
I/O
L01P_4
VRN_4
I/O
CCLK
GND
DS099-4_10_030503
相關(guān)PDF資料
PDF描述
XA3S1600E-4FGG400Q IC FPGA SPARTAN-3E 1600K 400FBGA
XA6SLX45T-2CSG324Q IC FPGA SPARTAN 6 324CSGBGA
XCV100E-7CS144I IC FPGA 1.8V I-TEMP 144-CSBGA
XC6SLX75T-N3CSG484C IC FPGA SPARTAN-6 484CSBGA
GCB108DHBS CONN EDGECARD 216PS R/A .050 SLD
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
XC3S5000-5FGG900C 功能描述:SPARTAN-3A FPGA 5M 900-FBGA RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門陣列) 系列:Spartan®-3 產(chǎn)品變化通告:Step Intro and Pkg Change 11/March/2008 標(biāo)準(zhǔn)包裝:1 系列:Virtex®-5 SXT LAB/CLB數(shù):4080 邏輯元件/單元數(shù):52224 RAM 位總計(jì):4866048 輸入/輸出數(shù):480 門數(shù):- 電源電壓:0.95 V ~ 1.05 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:1136-BBGA,F(xiàn)CBGA 供應(yīng)商設(shè)備封裝:1136-FCBGA 配用:568-5088-ND - BOARD DEMO DAC1408D750122-1796-ND - EVALUATION PLATFORM VIRTEX-5
XC3S500E-4CP132C 制造商:Xilinx 功能描述:FPGA SPARTAN-3E 500K GATES 10476 CELLS 572MHZ 90NM 1.2V 132C - Trays
XC3S500E-4CP132CES 制造商:Xilinx 功能描述:
XC3S500E-4CP132I 制造商:Xilinx 功能描述:FPGA SPARTAN-3E 500K GATES 10476 CELLS 572MHZ 90NM 1.2V 132C - Trays
XC3S500E-4CPG132C 功能描述:IC SPARTAN-3E FPGA 500K 132CSBGA RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門陣列) 系列:Spartan®-3E 標(biāo)準(zhǔn)包裝:60 系列:XP LAB/CLB數(shù):- 邏輯元件/單元數(shù):10000 RAM 位總計(jì):221184 輸入/輸出數(shù):244 門數(shù):- 電源電壓:1.71 V ~ 3.465 V 安裝類型:表面貼裝 工作溫度:0°C ~ 85°C 封裝/外殼:388-BBGA 供應(yīng)商設(shè)備封裝:388-FPBGA(23x23) 其它名稱:220-1241