參數(shù)資料
型號(hào): 845GL
廠商: Intel Corp.
英文描述: Intel 82845G/82845GL/82845GV Graphics and Memory Controller Hub (GMCH)
中文描述: 英特爾82845G/82845GL/82845GV圖形和內(nèi)存控制器中樞(GMCH)
文件頁(yè)數(shù): 3/193頁(yè)
文件大小: 2990K
代理商: 845GL
第1頁(yè)第2頁(yè)當(dāng)前第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)
Intel
82845G/82845GL/82845GV GMCH
Datasheet
3
Contents
1
Introduction
...........................................................................................................13
1.1
Terminology...................................................................................................13
1.2
Related Documents .......................................................................................14
1.3
Intel
845G Chipset System Overview..........................................................15
1.4
Intel 82845G GMCH Overview....................................................................17
1.4.1
Host Interface....................................................................................17
1.4.2
System Memory Interface.................................................................17
1.4.3
Hub Interface ....................................................................................17
1.4.4
Multiplexed AGP and Intel
DVO Port Interface...............................18
1.4.5
Graphics Overview............................................................................18
1.4.6
Display Interfaces .............................................................................19
Signal Description
..............................................................................................21
2.1
Host Interface Signals....................................................................................23
2.2
Memory Interface...........................................................................................25
2.2.1
DDR SDRAM Interface .....................................................................25
2.2.2
SDR SDRAM Interface .....................................................................26
2.3
Hub Interface .................................................................................................28
2.4
AGP Interface Signals....................................................................................29
2.4.1
AGP Addressing Signals...................................................................29
2.4.2
AGP Flow Control Signals ................................................................29
2.4.3
AGP Status Signals ..........................................................................30
2.4.4
AGP Strobes.....................................................................................30
2.4.5
PCI Signals–AGP Semantics............................................................31
2.4.6
PCI Pins during PCI Transactions on AGP Interface........................32
2.5
Multiplexed Intel
DVO Device Signal Interfaces ..........................................32
2.5.1
Intel
DVO Signal Name to AGP Signal Name Pin Mapping............34
2.6
Analog Display...............................................................................................35
2.7
Clocks, Reset, and Miscellaneous Signals....................................................36
2.8
RCOMP, VREF, VSWING Signals.................................................................36
2.9
Power and Ground Signals............................................................................37
2.10
Functional Straps...........................................................................................38
2.11
GMCH Sequencing Requirements.................................................................38
2.12
Reset States ..................................................................................................39
2.12.1 Full and Warm Reset States.............................................................39
Register Description
..........................................................................................41
3.1
Register Terminology.....................................................................................41
3.2
Platform Configuration...................................................................................42
3.3
Routing Configuration Accesses....................................................................43
3.3.1
Standard PCI Bus Configuration Mechanism ...................................44
3.3.2
PCI Bus #0 Configuration Mechanism..............................................44
3.3.3
Primary PCI and Downstream Configuration Mechanism.................44
3.3.4
AGP/PCI_B Bus Configuration Mechanism......................................44
3.4
I/O Mapped Registers....................................................................................46
3.4.1
CONFIG_ADDRESS—Configuration Address Register...................46
3.4.2
CONFIG_DATA—Configuration Data Register ................................47
3.5
Intel
GMCH Internal Device Registers.........................................................48
2
3
相關(guān)PDF資料
PDF描述
845GV Intel 82845G/82845GL/82845GV Graphics and Memory Controller Hub (GMCH)
8460 LAN 10/100 Base-TX Dual Port Transformer Modules
8461 LAN 10/100 Base-TX Dual Port Transformer Modules
8462 LAN 10/100 Base-TX Dual Port Transformer Modules
8463 LAN 10/100 Base-TX Dual Port Transformer Modules
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
845GLMS-L 制造商:Micro-Star International 功能描述:845GL UATX P4/CEL 400FSB - Bulk
845GR 制造商:SPC 功能描述:New
845-GR 制造商:SPC Technology 功能描述:INSULATED BANANA JACK 制造商:VOLTREK 功能描述:INSULATED BANANA JACK
845GV 制造商:INTEL 制造商全稱:Intel Corporation 功能描述:Intel 82845G/82845GL/82845GV Graphics and Memory Controller Hub (GMCH)
845GVM-L 制造商:Micro-Star International 功能描述:845GV UATX P4/CEL 533FSB - Bulk