參數(shù)資料
型號(hào): 845GL
廠(chǎng)商: Intel Corp.
英文描述: Intel 82845G/82845GL/82845GV Graphics and Memory Controller Hub (GMCH)
中文描述: 英特爾82845G/82845GL/82845GV圖形和內(nèi)存控制器中樞(GMCH)
文件頁(yè)數(shù): 6/193頁(yè)
文件大?。?/td> 2990K
代理商: 845GL
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)當(dāng)前第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)
6
Intel
82845G/82845GL/82845GV GMCH
Datasheet
4.1.1
4.1.2
4.1.3
System Memory Controller ..........................................................................107
4.2.1
DDR SDRAM Interface Overview...................................................107
4.2.2
SDR SDRAM Interface Overview ...................................................107
4.2.3
Memory Organization and Configuration........................................108
4.2.3.1
Configuration Mechanism for DIMMs..............................108
4.2.4
Memory Address Translation and Decoding...................................109
4.2.5
DRAM Performance Description.....................................................110
AGP Interface ..............................................................................................111
4.3.1
Overview.........................................................................................111
4.3.1.1
Lock Behavior..................................................................111
4.3.1.2
AGP Target Operations...................................................112
4.3.1.3
AGP Transaction Ordering..............................................113
4.3.1.4
AGP Electrical Characteristics ........................................113
4.3.1.5
Support for PCI-66 Devices.............................................113
4.3.1.6
4X AGP Protocol.............................................................114
4.3.1.7
Fast Writes ......................................................................114
4.3.1.8
AGP 1.5 V Connector......................................................114
4.3.2
PCI Semantic Transactions on AGP...............................................115
4.3.2.1
GMCH Initiator and Target PCI Operations.....................115
4.3.2.2
GMCH Retry/Disconnect Conditions...............................117
Integrated Graphics Device (IGD) ...............................................................119
4.4.1
3D Engine.......................................................................................120
4.4.1.1
Setup Engine...................................................................120
4.4.1.2
Scan Converter ...............................................................121
4.4.1.3
2D Functionality...............................................................121
4.4.1.4
Texture Engine................................................................121
4.4.1.5
Raster Engine..................................................................124
4.4.1.6
2D Engine........................................................................126
4.4.1.7
GMCH VGA Registers.....................................................127
4.4.1.8
Logical 128-Bit Fixed BLT and 256-Bit Fill Engine..........127
4.4.2
Video Engine ..................................................................................128
4.4.2.1
Hardware Motion Compensation.....................................128
4.4.2.2
Planes .............................................................................128
4.4.2.3
Cursor Plane ...................................................................128
4.4.2.4
Overlay Plane..................................................................129
4.4.3
Pipes...............................................................................................130
4.4.3.1
Clock Generator Units (DPLL).........................................130
4.4.4
Ports ...............................................................................................130
Display Interfaces........................................................................................131
4.5.1
Analog Display Port Characteristics................................................132
4.5.2
Digital Display Interface..................................................................133
4.5.2.1
Digital Display Channels – DVOB and DVOC.................133
4.5.2.2
Synchronous Display.......................................................135
Power and Thermal Management ...............................................................136
4.6.1
Power Management Support Overview..........................................136
4.6.2
Processor Power State Control.......................................................136
4.6.3
Sleep State Control.........................................................................136
4.6.4
Graphics Adapter State Control......................................................136
4.6.5
Monitor State Control......................................................................137
Clocking.......................................................................................................137
PSB Dynamic Bus Inversion...........................................................105
System Bus Interrupt Delivery ........................................................106
Upstream Interrupt Messages.........................................................106
4.2
4.3
4.4
4.5
4.6
4.7
相關(guān)PDF資料
PDF描述
845GV Intel 82845G/82845GL/82845GV Graphics and Memory Controller Hub (GMCH)
8460 LAN 10/100 Base-TX Dual Port Transformer Modules
8461 LAN 10/100 Base-TX Dual Port Transformer Modules
8462 LAN 10/100 Base-TX Dual Port Transformer Modules
8463 LAN 10/100 Base-TX Dual Port Transformer Modules
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
845GLMS-L 制造商:Micro-Star International 功能描述:845GL UATX P4/CEL 400FSB - Bulk
845GR 制造商:SPC 功能描述:New
845-GR 制造商:SPC Technology 功能描述:INSULATED BANANA JACK 制造商:VOLTREK 功能描述:INSULATED BANANA JACK
845GV 制造商:INTEL 制造商全稱(chēng):Intel Corporation 功能描述:Intel 82845G/82845GL/82845GV Graphics and Memory Controller Hub (GMCH)
845GVM-L 制造商:Micro-Star International 功能描述:845GV UATX P4/CEL 533FSB - Bulk