Index
325
20695H/0—March 1998
AMD-K6
Processor Data Sheet
Preliminary Information
F
FERR# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .96
,
191
Fetch, Instruction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13
Float Conditions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .118
,
288
Floating-Point
and MMX instruction compatibility . . . . . . . . . . . . . . . . 191
and multimedia execution units . . . . . . . . . . . . . . .189
,
295
error . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 96
execution unit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .189
,
295
registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25
Floating-Point
handling exceptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 189
register data types . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 28
FLUSH# . . . . . . . . . . . . . . . . . . . . . . . . . 97
,
167
,
184
,
204
,
224
Frequency . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 227
,
242
,
253
operating . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 86
,
91
,
167
Frequency Multiplier . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 91
G
Gate Descriptor. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .45
,
48
General-Purpose Registers . . . . . . . . . . . . . . . . . . . . . .21
,
281
Grounding, Power and . . . . . . . . . . . . . . . . . . . . . . . . .229
,
303
H
Halt State. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 224
Handling Floating-Point Exceptions. . . . . . . . . . . . . . . . . . 189
Heat Dissipation Path. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 261
HIGHZ instruction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 212
History Table, Branch. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 19
Hit to modified line . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 98
Hit to Modified Line, AHOLD-Initiated Inquire . . . . . . . . 146
Hit to Modified Line, HOLD-Initiated Inquire . . . . . . . . . 140
Hit to Shared or Exclusive Line, AHOLD-Initiated
Inquire . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 144
Hit to Shared or Exclusive Line, HOLD-Initiated
Inquire . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 138
HIT# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 98
HITM# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .98
,
237
–
238
HLDA . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 99
HOLD. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 99
Hold Acknowledge . . . . . . . . . . . . . . . . . . . . . . . . .99
,
136
–
138
Hold and Hold Acknowledge Cycle . . . . . . . . . . . . . . . . . . 136
Hold Timing. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .241
,
255
HOLD-Initiated Inquire Hit to Modified Line. . . . . . . . . . 140
HOLD-Initiated Inquire Hit to Shared or Exclusive
Line . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 138
I
I/O
buffer characteristics . . . . . . . . . . . . . . . . . . . . . . . .237
,
309
buffer model . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 238
misaligned read and write . . . . . . . . . . . . . . . . . . . . . . . . 135
model application note. . . . . . . . . . . . . . . . . . . . . . . . . . . 239
read and write. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 134
trap dword . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 200
trap restart slot . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 201
I/O Buffer AC and DC Characteristics . . . . . . . . . . . . . . . . 239
IBIS. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 238
IDCODE instruction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 212
IEEE 1149.1 . . . . . . . . . . . . . . . . . . . . . . . . . . .5
,
205
,
277
,
300
IEEE 754. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .5
,
25
,
189
,
277
IEEE 854. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .5
,
25
,
189
,
277
IGNNE#. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 100
,
191
Ignore Numeric Exception . . . . . . . . . . . . . . . . . . . . . . . . . 100
INIT . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 101
,
224
INIT, State of Processor After . . . . . . . . . . . . . . . . . . . . . . 170
Initialization. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 101
Initialization, Power-on Configuration and . . . . . . . . 167
,
291
INIT-Initiated Transition from Protected Mode to
Real Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 164
Input Setup and Hold Timings for 60-MHz Bus
Operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 250
Input Setup and Hold Timings for 66-MHz Bus
Operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 246
Inquire . . . . . . . . . . . . . . . . . . . . . . . . . . . . .139
,
141
,
143
,
223
cycles. . . . . . . . . . . . . . . . . . . . . 79
–
84
,
94
,
98
–
99
,
112
,
116
. . . . . . . . . . . . .132
,
136
,
138
,
140
,
142
,
144
–
146
,
148
. . . . . . . . . . . . . . . . . 150
,
154
,
183
–
187
,
215
,
223
–
226
Inquire and Bus Arbitration Cycles . . . . . . . . . . . . . . . . . . 136
Inquire Cycle Hit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 98
Inquire Cycle Hit To Modified Line. . . . . . . . . . . . . . . . . . . 98
Inquire Cycles . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 183
Inquire Miss, AHOLD-Initiated . . . . . . . . . . . . . . . . . . . . . 142
Instruction Decode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 14
Instruction Fetch . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13
Instruction Pointer. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25
Instruction Prefetch. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 11
Instructions Supported by the AMD-K6 Processor. . . 49
,
283
Instructions, TAP . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 211
Integer Data Types. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23
Internal Architecture. . . . . . . . . . . . . . . . . . . . . . . . . . . . 7
,
279
Internal Snooping . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 183
Interrupt . . . . . . . . . . . . . . . . . . . 102
,
111
,
156
,
160
–
161
,
164
. . . . . . . . . . . . . . . . . 170
,
189
–
191
,
194
,
202
,
221
,
226
acknowledge cycles . . . . . . . . . . . . 80
,
83
,
85
,
91
,
106
,
115
descriptor table register . . . . . . . . . . . . . . . . . . . . . . . 39
–
40
flag. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 102
,
111
flags. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 31
redirection bitmap. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 41
request . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 102
service routine . . . . . . . . . . . . . . . . . . . . .102
,
106
,
190
,
193
system management . . . . . . . . . . . . . . . . . . . . . . . . . . . . 193
Interrupt Acknowledge. . . . . . . . . . . . . . . . . . .80
,
88
,
91
,
102
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . .104
,
108
,
152
,
156
Interrupt Gate . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 47
Interrupt, Type of. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 48
Interrupts
01h. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 222
03h. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 222
10h. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 189
exceptions and . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 48
INTR . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 102
IRQ13 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 190
NMI . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 106
INTR . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 102
,
224
INV . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 102
Invalidation Request . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 102
INVD . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 184
K
KEN#. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 103