viii
Contents
AMD-K6
Processor Data Sheet
20695H/0—March 1998
Preliminary Information
13
Power and Grounding . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 229
13.1
13.2
13.3
Electrical Data . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 233
Power Connections . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 229
Decoupling Recommendations . . . . . . . . . . . . . . . . . . . . . . . 230
Pin Connection Requirements . . . . . . . . . . . . . . . . . . . . . . . 231
14
14.1
14.2
14.3
14.4
I/O Buffer Characteristics . . . . . . . . . . . . . . . . . . . . . . . . . . . 237
Operating Ranges . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 233
Absolute Ratings . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 233
DC Characteristics . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 234
Power Dissipation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 235
15
15.1
15.2
15.3
15.4
Signal Switching Characteristics . . . . . . . . . . . . . . . . . . . . . . 241
Selectable Drive Strength . . . . . . . . . . . . . . . . . . . . . . . . . . . 237
I/O Buffer Model . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 238
I/O Model Application Note . . . . . . . . . . . . . . . . . . . . . . . . .239
I/O Buffer AC and DC Characteristics . . . . . . . . . . . . . . . . . 239
16
16.1
16.2
CLK Switching Characteristics . . . . . . . . . . . . . . . . . . . . . . . 241
Clock Switching Characteristics for 66-MHz Bus
Operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 242
Clock Switching Characteristics for 60-MHz Bus
Operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 242
Valid Delay, Float, Setup, and Hold Timings . . . . . . . . . . . 243
Output Delay Timings for 66-MHz Bus Operation . . . . . . . 244
Input Setup and Hold Timings for 66-MHz Bus
Operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 246
Output Delay Timings for 60-MHz Bus Operation . . . . . . . 248
Input Setup and Hold Timings for 60-MHz Bus
Operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 250
RESET and Test Signal Timing . . . . . . . . . . . . . . . . . . . . . . 252
Thermal Design . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 259
16.3
16.4
16.5
16.6
16.7
16.8
16.9
17
17.1
Package Thermal Specifications . . . . . . . . . . . . . . . . . . . . . . 259
Heat Dissipation Path . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .261
Measuring Case Temperature . . . . . . . . . . . . . . . . . . . . . . . . 262
Layout and Airflow Considerations . . . . . . . . . . . . . . . . . . . 262
Voltage Regulator . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 262
Airflow Management in a System Design. . . . . . . . . . . . . . . 264
Pin Description Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . 267
17.2
18
19
Pin Designations . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 269
20
Package Specifications . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 271
20.1
Ordering Information . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 273
321-Pin Staggered CPGA Package Specification . . . . . . . . 271
21