Contents
ix
20695H/0—March 1998
AMD-K6
Processor Data Sheet
Preliminary Information
Part Two
AMD-K6 Processor Model 7
275
22
AMD-K6 Processor . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 277
23
Internal Architecture . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 279
24
Software Environment . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 281
24.1
Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 281
Model-Specific Registers (MSR) . . . . . . . . . . . . . . . . . . . . . . 281
Instructions Supported by the AMD-K6 Processor . . . . . . . 283
Logic Symbol Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 285
24.2
25
26
Signal Descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 287
26.1
26.2
Bus Cycles . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 289
VCC2DET (V
CC2
Detect) . . . . . . . . . . . . . . . . . . . . . . . . . . . . 287
VCC2H/L# (V
CC2
High/Low) . . . . . . . . . . . . . . . . . . . . . . . . .287
27
28
Power-on Configuration and Initialization . . . . . . . . . . . . . . 291
28.1
State of Processor After RESET . . . . . . . . . . . . . . . . . . . . . . 291
Output Signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 291
Cache Organization . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 293
29
30
Floating-Point and Multimedia Execution Units . . . . . . . . . 295
31
System Management Mode (SMM) . . . . . . . . . . . . . . . . . . . . 297
32
Test and Debug . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 299
32.1
32.2
Tri-State Test Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 299
Boundary-Scan Test Access Port (TAP) . . . . . . . . . . . . . . . . 299
TAP Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 300
Clock Control . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 301
33
34
Power and Grounding . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 303
34.1
Electrical Data . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 305
Power Connections . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 303
35
35.1
35.2
35.3
35.4
I/O Buffer Characteristics . . . . . . . . . . . . . . . . . . . . . . . . . . . 309
Operating Ranges . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 305
Absolute Ratings . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 305
DC Characteristics . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 306
Power Dissipation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 307
36