tIPW tSIR
參數(shù)資料
型號: ADSP-21065LKSZ-264
廠商: Analog Devices Inc
文件頁數(shù): 7/44頁
文件大?。?/td> 0K
描述: IC DSP CONTROLL 544KBIT 208-MQFP
產(chǎn)品培訓(xùn)模塊: SHARC Processor Overview
標(biāo)準(zhǔn)包裝: 1
系列: SHARC®
類型: 浮點(diǎn)
接口: 主機(jī)接口,串行端口
時(shí)鐘速率: 60MHz
非易失內(nèi)存: 外部
芯片上RAM: 64kB
電壓 - 輸入/輸出: 3.30V
電壓 - 核心: 3.30V
工作溫度: 0°C ~ 85°C
安裝類型: 表面貼裝
封裝/外殼: 208-BFQFP
供應(yīng)商設(shè)備封裝: 208-MQFP(28x28)
包裝: 托盤
REV. C
ADSP-21065L
–15–
CLKIN
IRQ2-0
tIPW
tSIR
tHIR
Figure 9. Interrupts
Parameter
Min
Max
Unit
Timer
Timing Requirements:
tSTI
Timer Setup Before SDCLK High
0.0
ns
tHTI
Timer Hold After SDCLK High
6.0
ns
Switching Characteristics:
tDTEX
Timer Delay After SDCLK High
1.0
ns
tHTEX
Timer Hold After SDCLK High
–5.0
ns
Parameter
Min
Max
Unit
Flags
Timing Requirements:
tSFI
FLAG11-0IN Setup Before SDCLK High
1
–2.0
ns
tHFI
FLAG11-0IN Hold After SDCLK High
1
6.0
ns
Switching Characteristics:
tDFO
FLAG11-0OUT Delay After SDCLK High
1.0
ns
tHFO
FLAG11-0OUT Hold After SDCLK High
–4.0
ns
tDFOE
SDCLK High to FLAG11-0OUT Enable
–4.0
ns
tDFOD
SDCLK High to FLAG11-0OUT Disable
–1.75
ns
NOTE
1Flag inputs meeting these setup and hold times will affect conditional instructions in the following instruction cycle.
SDCLK
FLAG11–0OUT
FLAG OUTPUT
tDFO
tHFO
tDFO
tDFOD
tDFOE
SDCLK
tSFI
tHFI
FLAG11–0IN
Figure 10. Flags
相關(guān)PDF資料
PDF描述
GEC06DRES-S13 CONN EDGECARD 12POS .100 EXTEND
180-015-102L001 CONN DB15 MALE HD SOLDER CUP TIN
171-025-203L031 CONN DB25 FEMALE SLD CUP NICKEL
AGM24DTBN-S189 CONN EDGECARD 48POS R/A .156 SLD
AYM24DTBH-S189 CONN EDGECARD 48POS R/A .156 SLD
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
ADSP-2106X 制造商:AD 制造商全稱:Analog Devices 功能描述:DSP Microcomputer Family
ADSP-2109 制造商:AD 制造商全稱:Analog Devices 功能描述:Low Cost DSP Microcomputers
ADSP-2109KP-80 制造商:AD 制造商全稱:Analog Devices 功能描述:Low Cost DSP Microcomputers
ADSP-2109LKP-55 制造商:AD 制造商全稱:Analog Devices 功能描述:Low Cost DSP Microcomputers
ADSP-2111 制造商:AD 制造商全稱:Analog Devices 功能描述:ADSP-2100 Family DSP Microcomputers