Philips Semiconductors
Preliminary specification
PDI1394L41
1394 content protection AV link layer controller
2000 Apr 15
ii
13.2.4
13.2.5
13.2.6
13.2.7
13.2.8
13.2.9
13.2.10
13.2.11
13.2.12
13.2.13
13.2.14
13.3
13.3.1
13.3.2
13.3.3
13.3.4
13.3.5
13.3.6
13.3.7
13.3.8
13.3.9
13.3.10
13.3.11
13.3.12
13.4
13.4.1
13.4.2
13.4.3
13.5
13.5.1
14.0
DC ELECTRICAL CHARACTERISTICS
14.1
Pin Categories
15.0
AC CHARACTERISTICS
16.0
TIMING DIAGRAMS
16.1
AV Interface Operation
16.2
AV Interface Critical Timings
16.3
PHY-Link Interface Critical Timings
16.4
Host Interface Critical Timings
16.5
CYCLEIN/CYCLEOUT Timings
16.6
RESET Timings
Isochronous Transmitter Interrupt Acknowledge (ITXINTACK) – Base Address: 0x02C
Isochronous Transmitter Interrupt Enable (ITXINTE) – Base Address: 0x030
Isochronous Transmitter Control Register (ITXCTL) – Base Address: 0x34
Isochronous Transmitter Memory Status (ITXMEM) – Base Address: 0x038
Isochronous Receiver Unpacking Control (IRXPKCTL) – Base Address: 0x040
Common Isochronous Receiver Packet Header Quadlet 1 (IRXHQ1) – Base Address: 0x044
Common Isochronous Receiver Packet Header Quadlet 2 (IRXHQ2) – Base Address: 0x048
Isochronous Receiver Interrupt Acknowledge (IRXINTACK) – Base Address: 0x04C
Isochronous Receiver Interrupt Enable (IRXINTE) – Base Address: 0x050
Isochronous Receiver Control Register (IRXCTL) – Base Address: 0x054
Isochronous Receiver Memory Status (IRXMEM) – Base Address: 0x058
Asynchronous Control and Status Interface
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Asynchronous RX/TX Control (ASYCTL) – Base Address: 0x080
Asynchronous RX/TX Memory Status (ASYMEM) – Base Address: 0x084
Asynchronous Transmit Request Next (TX_RQ_NEXT) – Base Address: 0x088
Asynchronous Transmit Request Last (TX_RQ_LAST) – Base Address: 0x08C
Asynchronous Transmit Response Next (TX_RP_NEXT) – Base Address: 0x090
Asynchronous Transmit Response Last (TX_RP_LAST) – Base Address: 0x094
Asynchronous Receive Request (RREQ) – Base Address: 0x098
Asynchronous Receive Response (RRSP) – Base Address: 0x09C
Asynchronous RX/TX Interrupt Acknowledge (ASYINTACK) – Base Address: 0x0A0
Asynchronous RX/TX Interrupt Enable (ASYINTE) – Base Address: 0x0A4
RDI Register – Base Address: 0x0B0
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Shadow Register (SHADOW_REG) – Base Address: 0x0F4
Indirect Address Registers
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Indirect Address Register (INDADDR) – Base Address: 0x0F8
Indirect Data Register (INDDATA) – Base Address: 0x0FC
Indirect Address Registers
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Registers for FIFO Size Programming
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
54
54
55
55
56
57
57
58
58
59
60
61
61
61
62
62
62
62
63
63
63
64
64
65
66
66
66
66
67
67
70
70
71
72
72
72
73
74
74
75
. . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . .
. . . . . . . . .
. . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .