參數(shù)資料
型號(hào): PXB4350E
廠商: INFINEON TECHNOLOGIES AG
英文描述: ICs for Communications
中文描述: 通信集成電路
文件頁數(shù): 136/185頁
文件大小: 2552K
代理商: PXB4350E
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁當(dāng)前第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁
3;%(
Data Sheet
5-136
04.2000
,QWHUIDFHV
Receive and transmit side of ATM and PHY side UTOPIA interface operate each from one clock
which may be completely independent from the main chip clock SYSCLK. The UTOPIA clock
frequency must be less than or equal to the main chip clock SYSCLK.
The UTOPIA interface has an 8-bit and a 16-bit option. The 16-bit option has the 54 octet cell
format shown in
ILJXUH
for the standardized format and in
ILJXUH
The 8-bit format has 53 octet without the UDF2 octet. ATM side and PHY side UTOPIA interface
can be configured independently in 8-bit or 16-bit mode.
for the proprietary format.
)LJXUH
6WDQGDUGL]HG8723,$FHOOIRUPDWELW
DOOILHOGVDFFRUGLQJWRVWDQGDUGVXQXVHGRFWHWVVKDGHG
)LJXUH
3URSULHWDU\8723,$FHOOIRUPDWELW
with
PN(2:0) = port number for PXB 4220 IWE8 (don’t care for AOP)
HK(2:0) = housekeeping bits (only for Internal Continuity Check ICC)
LCI(13:0) = Logical Connection Identifier
all other fields according to standards, unused octets shaded.
8723,$0XOWL3+<VXSSRUW
To support multi-PHY configurations with and without use of the UTOPIA PHY address the
Infineon Technologies ATM switching chip set supports the Direct Status Polling option of the
UTOPIA Level 2 standard [ ]. It allows the simultaneous polling of up to 4 groups of PHYs by
using 4 CLAVx/ENx signal pairs (x=0..3).
During the transfer of a cell the master UTOPIA interface polls 12 PHY addresses. The 27 clock
cycles time for the transfer of a cell in 16-bit UTOPIA format allows to poll 12 PHY addresses
and to select one of them for the next cell transfer. Receive and transmit UTOPIA interfaces
always poll separately. To allow the support of more than 12 PHYs 4 pairs of CLAVx/ENx lines
are provided in all Infineon Technologies ATM switching chips with UTOPIA interfaces.
bit:
0
1
2
3
4
:
26
word
15
14
13
12
11
10
VPI(11:0)
VCI(11:0)
9
8
7
6
5
4
3
2
1
0
VCI(15:12)
PT(2:0)
CLP
UDF1
UDF2
Payload Octet 1
Payload Octet 3
:
Payload Octet 47
Payload Octet 2
Payload Octet 4
:
Payload Octet 48
bit:
0
1
2
3
4
:
26
word
15
14
13
12
11
10
LCI(11:0)
VCI(11:0)
PN(2:0)
9
8
7
6
5
4
3
2
1
0
VCI(15:12)
PT(2:0)
CLP
/&,
HK(2:0)
Payload Octet 1
Payload Octet 3
:
Payload Octet 47
UDF2
Payload Octet 2
Payload Octet 4
:
Payload Octet 48
相關(guān)PDF資料
PDF描述
PXB4330E ICs for Communications
PXF4222 Interworking Controller Next Generation
PXF4222E Interworking Controller Next Generation
PXF4225E ATM Interworking Controller
PXF4333 ABM 3G ATM Buf fer Manager
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
PXB4360F 制造商:INFINEON 制造商全稱:Infineon Technologies AG 功能描述:ICs for Communications
PXB4360F-V11 制造商:Infineon Technologies AG 功能描述:COMMUNICATION CONTENT ADDRESSABLE MEMORY ELEMENT CAME 144P-TQFP-144-2
PXB-B3911 制造商:PARKER HANNIFIN INSTRUMENTS 功能描述:4MM NC VALVE
PXB-B3921 制造商:PARKER HANNIFIN INSTRUMENTS 功能描述:4MM NO VALVE
PXC.M0.2GG.NG 功能描述:環(huán)形推拉式連接器 2P FEM R/A RCPT KEY 2NUTS GRY FNT NUT RoHS:否 制造商:Hirose Connector 產(chǎn)品類型:Connectors 系列:HR10 觸點(diǎn)類型:Socket (Female) 外殼類型:Receptacle 觸點(diǎn)數(shù)量:4 外殼大小:7 安裝風(fēng)格:Panel 端接類型:Solder 電流額定值:2 A