參數(shù)資料
型號: PXB4350E
廠商: INFINEON TECHNOLOGIES AG
英文描述: ICs for Communications
中文描述: 通信集成電路
文件頁數(shù): 8/185頁
文件大?。?/td> 2552K
代理商: PXB4350E
第1頁第2頁第3頁第4頁第5頁第6頁第7頁當(dāng)前第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁
3;%(
/LVWRI)LJXUHV
3DJH
Data Sheet
0-8
04.2000
Figure 1:
Figure 2:
Figure 3:
Chipset configuration for main ATM layer functionality . . . . . . . . . . . . . . . . . . . 11
Chipset configuration for main ATM layer functionality plus full OAM . . . . . . . . 12
Chipset configuration for main ATM layer functionality plus full OAM
and arbitrary header translation. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12
Miniswitch configuration . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13
Line card configuration . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 14
Logic Symbol . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17
Location of PXB 4340 E AOP on a Switch Port . . . . . . . . . . . . . . . . . . . . . . . . . 18
Symbol for Switch with AOPs . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 20
VP Level OAM Functions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 20
VC Level OAM Functions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 21
VC Endpoint inside the Network . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 21
Cell Buffers in PXB 4340 AOP . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24
Thresholds in UTOPIA cell buffers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25
Pointer Structure of up- and downstream OAM Tables . . . . . . . . . . . . . . . . . . . 26
Example for Line Failure Notification via AIS cells . . . . . . . . . . . . . . . . . . . . . . . 28
VP-AIS/RDI-Flow (F4-AIS/RDI-Flow) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 29
AIS State Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 30
RDI State Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 30
Example for Misrouting Failure Detection . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 32
F4 segment CC Flow . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 32
Continuity Check Cell Generation State Diagram . . . . . . . . . . . . . . . . . . . . . . . 33
Continuity Check Evaluation State Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . 33
Example of F4 End-to-End Loopback Processing . . . . . . . . . . . . . . . . . . . . . . . 36
Example of F5 Segment Loopback Processing . . . . . . . . . . . . . . . . . . . . . . . . . 37
Example of F4 End Point Loopback Processing . . . . . . . . . . . . . . . . . . . . . . . . 38
PM Configuration Example . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 41
PM Data Collection . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 43
Example for adjacent PM Segments . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 44
Effect of CC cells on AIS recognition . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 45
Access to internal or external RAMs . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 47
Scan Mechanism with OAM and/or DMA Function . . . . . . . . . . . . . . . . . . . . . . 49
Read-modify-write Transfer . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 58
Performance Monitoring Example . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 134
UTOPIA Interfaces . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 135
Standardized UTOPIA cell format (16-bit)
all fields according to standards, unused octets shaded . . . . . . . . . . . . . . . . . 136
Proprietary UTOPIA cell format (16-bit) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 136
Upstream receive UTOPIA example for 4 x 6 PHYs . . . . . . . . . . . . . . . . . . . . 137
Upstream or downstream RAM interface using 2 Mbits RAMs . . . . . . . . . . . . 139
Upstream or downstream RAM Interface using 1 Mbit RAMs . . . . . . . . . . . . . 140
Example of Execution Timing for Read Cycles (Burst Mode) . . . . . . . . . . . . . . 141
Microprocessor Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 142
JTAG Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 142
Input/Output Waveform for AC Measurements . . . . . . . . . . . . . . . . . . . . . . . . 153
Microprocessor Interface Write Cycle Timing . . . . . . . . . . . . . . . . . . . . . . . . . . 154
Microprocessor Interface Read Cycle Timing . . . . . . . . . . . . . . . . . . . . . . . . . . 155
Microprocessor DMA Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 157
Figure 4:
Figure 5:
Figure 6:
Figure 7:
Figure 8:
Figure 9:
Figure 10:
Figure 11:
Figure 12:
Figure 13:
Figure 14:
Figure 15:
Figure 16:
Figure 17:
Figure 18:
Figure 19:
Figure 20:
Figure 21:
Figure 22:
Figure 23:
Figure 24:
Figure 25:
Figure 26:
Figure 27:
Figure 28:
Figure 29:
Figure 30:
Figure 31:
Figure 32:
Figure 33:
Figure 34:
Figure 35:
Figure 36:
Figure 37:
Figure 38:
Figure 39:
Figure 40:
Figure 41:
Figure 42:
Figure 43:
Figure 44:
Figure 45:
Figure 46:
相關(guān)PDF資料
PDF描述
PXB4330E ICs for Communications
PXF4222 Interworking Controller Next Generation
PXF4222E Interworking Controller Next Generation
PXF4225E ATM Interworking Controller
PXF4333 ABM 3G ATM Buf fer Manager
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
PXB4360F 制造商:INFINEON 制造商全稱:Infineon Technologies AG 功能描述:ICs for Communications
PXB4360F-V11 制造商:Infineon Technologies AG 功能描述:COMMUNICATION CONTENT ADDRESSABLE MEMORY ELEMENT CAME 144P-TQFP-144-2
PXB-B3911 制造商:PARKER HANNIFIN INSTRUMENTS 功能描述:4MM NC VALVE
PXB-B3921 制造商:PARKER HANNIFIN INSTRUMENTS 功能描述:4MM NO VALVE
PXC.M0.2GG.NG 功能描述:環(huán)形推拉式連接器 2P FEM R/A RCPT KEY 2NUTS GRY FNT NUT RoHS:否 制造商:Hirose Connector 產(chǎn)品類型:Connectors 系列:HR10 觸點(diǎn)類型:Socket (Female) 外殼類型:Receptacle 觸點(diǎn)數(shù)量:4 外殼大小:7 安裝風(fēng)格:Panel 端接類型:Solder 電流額定值:2 A