參數(shù)資料
型號: TFRA08C13
元件分類: 通信及網(wǎng)絡(luò)
英文描述: Ultraframer DS3/E3/DS2/E2/DS1/E1/DS0
中文描述: Ultraframer DS3/E3/DS2/E2/DS1/E1/DS0
文件頁數(shù): 186/188頁
文件大?。?/td> 3047K
代理商: TFRA08C13
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁當(dāng)前第186頁第187頁第188頁
Preliminary Data Sheet
October 2000
TFRA08C13 OCTAL T1/E1 Framer
186
L Lucent Technologies Inc.
Electrical Characteristics
Logic Interface Characteristics
Table 188. Logic Interface Characteristics
(T
A
= –40 °C to +85 °C, V
DD
= 3.3 V ± 5%, V
SS
= 0)
* Sinking.
Sourcing.
Notes:
All buffers use CMOS levels.
All inputs are driven between 2.4 V and 0.4 V.
An internal pull-up is provided on the 3-STATE, RESET, DS1/CEPT, MPMODE, CS, MPCK, TDI, TCK, and TMS pins.
An internal pull-down is provided on the TRST pin.
Power Supply Bypassing
External bypassing is required for each power supply pin. A 0.1 μF capacitor must be connected between each
V
DD
and V
SS
, between V
DDD
and V
SSD
, and between V
DDA
and V
SSA
. The V
SS
, V
SSD
, and V
SSA
planes should be
separated, joining at a single point near the external ground connection. The need to reduce high-frequency cou-
pling into the analog supply (V
DDA
) and quiet digital supply (V
DDD
) may require inductive beads to be inserted
between these lines and the 3.3 V power plane.
Capacitors used for power supply bypassing should be placed as close as possible to the device pins.
Parameter
Symbol
Test Conditions
Min
Max
Unit
Input Leakage Current
All Inputs Except Pulled-
Up and Pulled-Down Pins
Pulled-Up Pins
Pulled-Down Pins
Output Voltage:
Low
High
Input Capacitance
Load Capacitance:
All Outputs Except D[7:0]
D[7:0]
I
L
I
LPU
I
LPD
±10
80
185
μA
μA
μA
V
OL
V
OH
C
I
I
OL
= – 5.0 mA*
I
OH
= 5.0 mA
0
V
DD
– 1.0
0.5
V
DD
3.0
V
V
pF
C
L
C
L
50
100
pF
pF
相關(guān)PDF資料
PDF描述
TFRA08C13 Ultraframer DS3/E3/DS2/E2/DS1/E1/DS0
TFS380C VI TELEFILTER Filter specification
TFT0675F Anti-Aliasing and Reconstruction TFT range
TFT0675S Anti-Aliasing and Reconstruction TFT range
TFT1350F Anti-Aliasing and Reconstruction TFT range
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
TFRA08C13-DB 制造商:AGERE 制造商全稱:AGERE 功能描述:TFRA08C13 OCTAL T1/E1 Framer
TFRA28J133BAL-1 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Telecomm/Datacomm
TFRA84J13 制造商:AGERE 制造商全稱:AGERE 功能描述:Ultraframer DS3/E3/DS2/E2/DS1/E1/DS0
TFRA84J131BL-3-DB 制造商:LSI Corporation 功能描述:Framer DS0/DS1/DS2/DS3/E1/E2/E3 1.5V/3.3V 909-Pin BGA
TFRA84J13DS0 制造商:AGERE 制造商全稱:AGERE 功能描述:Ultraframer DS3/E3/DS2/E2/DS1/E1/DS0