參數(shù)資料
型號(hào): CR16HCT5VJE7Y
英文描述: Microcontroller
中文描述: 微控制器
文件頁(yè)數(shù): 148/157頁(yè)
文件大?。?/td> 1256K
代理商: CR16HCT5VJE7Y
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)當(dāng)前第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)
www.national.com
148
25.0.2
Timing Tables
Table 45
Output Signals
Symbol Figure
Tclk
a
Description
Reference
Min (ns) Max (ns)
77
CLK clock period
CLK high time
R.E. CLK to next R.E. CLK
At 2.0V
(Both Edges)
At 0.8V
(Both Edges)
0.8V to 2.0V
2.0V to 0.8V
After R.E. CLK
41.66
64000
a
t
CLKh
77
17.3
t
CLKl
77
CLK low time
17.3
t
CLKr
t
CLKf
77
77
CLK rise time on R.E. CLK
CLK fall time on F.E. CLK
CMOS output valid
All signals with prop. delay from CLK
R.E.
3
3
t
COv1
35
USART Output Signals
t
TXD
84
TXDn output valid
After R.E. CLKXn
35
MICROWIRE / SPI Output Signals
t
MSKh
t
MSKl
86
86
MICROWIRE Clock High
MICROWIRE Clock Low
MICROWIRE Clock Period
At 2.0V (both edges)
At 0.8V (both edges)
MnIDL bit = 0: R.E. MSK to next R.E.
MSKn
MnIDL bit = 1: F.E. MSK to next F.E.
MSKn
Data Out Bit #7 Valid
80
80
t
MSKp
86
200
87
t
MSKd
86
MSK Leading Edge Delayed (master
only)
MICROWIRE Data Float
b
(slave only)
MICROWIRE Data Out Hold
0.5 t
MSK
1.5 t
MSK
t
MDOf
86
After R.E. MCSn
56
t
MDOh
86
Normal Mode: After F.E. MSK
Alternate Mode: After R.E. MSK
0.0
t
MDOnf
90
MICROWIRE Data No Float
(slave only) After F.E. MWCS
MICROWIRE Data Out Valid
0
56
t
MDOv
86
Normal Mode: After F.E. MSK
Alternate Mode: After R.E. MSK
Propagation Time
Value is the same in all clocking modes of
the MICROWIRE
56
t
MITOp
MDODI to MDIDO
(slave only)
56
90
CAN Output Signals
t
CANTx
CANTx output valid
After R.E. CLKXn
13
ACCESS.bus Output Signals
t
BUFo
89
Bus free time between Stop and Start
Condition
SCL setup time
SCL hold time
SCL setup time
Data High setup time
t
SCLhigho
t
CSTOso
t
CSTRho
t
CSTRso
t
DHCso
89
89
90
90
Before Stop Condition
After Start Condition
Before Start Condition
Before SCL R.E.
t
SCLhigho
t
SCLhigho
t
SCLhigho
t
SCLhigho
-t
SDAro
t
SCLhigho
-t
SDAfo
t
DLCso
89
Data Low setup time
Before SCL R.E.
t
SCLfo
t
SCLro
88
88
SCL signal Fall time
SCL signal Rise time
300
c
-
d
相關(guān)PDF資料
PDF描述
CR16HCT5VJE8Y Microcontroller
CR16HCT5VJE9Y Microcontroller
CR16HCT9
CR16HCT9VJE7 Microcontroller
CR16HCT9VJE7Y Microcontroller
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
CR16HCT5VJE8Y 制造商:未知廠家 制造商全稱(chēng):未知廠家 功能描述:Microcontroller
CR16HCT5VJE9Y 制造商:未知廠家 制造商全稱(chēng):未知廠家 功能描述:Microcontroller
CR16HCT5VJEXY 制造商:NSC 制造商全稱(chēng):National Semiconductor 功能描述:CR16MCT9/CR16MCT5/CR16HCT9/CR16HCT5 16-Bit Reprogrammable/ROM Microcontroller
CR16HCT9 制造商:NSC 制造商全稱(chēng):National Semiconductor 功能描述:CR16MCT9/CR16MCT5/CR16HCT9/CR16HCT5 16-Bit Reprogrammable/ROM Microcontroller
CR16HCT9VJE7 制造商:未知廠家 制造商全稱(chēng):未知廠家 功能描述:Microcontroller