參數(shù)資料
型號(hào): IDT82V2108PX8
廠商: IDT, Integrated Device Technology Inc
文件頁(yè)數(shù): 31/292頁(yè)
文件大?。?/td> 0K
描述: IC FRAMER T1/J1/E1 8CH 128-PQFP
標(biāo)準(zhǔn)包裝: 500
控制器類(lèi)型: T1/E1/J1 調(diào)幀器
接口: 并聯(lián)
電源電壓: 2.97 V ~ 3.63 V
電流 - 電源: 160mA
工作溫度: -40°C ~ 85°C
安裝類(lèi)型: 表面貼裝
封裝/外殼: 128-BFQFP
供應(yīng)商設(shè)備封裝: 128-PQFP(14x20)
包裝: 帶卷 (TR)
其它名稱(chēng): 82V2108PX8
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)當(dāng)前第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)第204頁(yè)第205頁(yè)第206頁(yè)第207頁(yè)第208頁(yè)第209頁(yè)第210頁(yè)第211頁(yè)第212頁(yè)第213頁(yè)第214頁(yè)第215頁(yè)第216頁(yè)第217頁(yè)第218頁(yè)第219頁(yè)第220頁(yè)第221頁(yè)第222頁(yè)第223頁(yè)第224頁(yè)第225頁(yè)第226頁(yè)第227頁(yè)第228頁(yè)第229頁(yè)第230頁(yè)第231頁(yè)第232頁(yè)第233頁(yè)第234頁(yè)第235頁(yè)第236頁(yè)第237頁(yè)第238頁(yè)第239頁(yè)第240頁(yè)第241頁(yè)第242頁(yè)第243頁(yè)第244頁(yè)第245頁(yè)第246頁(yè)第247頁(yè)第248頁(yè)第249頁(yè)第250頁(yè)第251頁(yè)第252頁(yè)第253頁(yè)第254頁(yè)第255頁(yè)第256頁(yè)第257頁(yè)第258頁(yè)第259頁(yè)第260頁(yè)第261頁(yè)第262頁(yè)第263頁(yè)第264頁(yè)第265頁(yè)第266頁(yè)第267頁(yè)第268頁(yè)第269頁(yè)第270頁(yè)第271頁(yè)第272頁(yè)第273頁(yè)第274頁(yè)第275頁(yè)第276頁(yè)第277頁(yè)第278頁(yè)第279頁(yè)第280頁(yè)第281頁(yè)第282頁(yè)第283頁(yè)第284頁(yè)第285頁(yè)第286頁(yè)第287頁(yè)第288頁(yè)第289頁(yè)第290頁(yè)第291頁(yè)第292頁(yè)
IDT82V2108
T1 / E1 / J1 OCTAL FRAMER
Operation
116
March 5, 2009
To summarize the procedure of using HDLC Receive, a complete
example is shown in Table 54.
4.2.4.2
Using HDLC Transmitter
In T1/J1 mode, the HDLC Transmit can only be used in the ESF
format. Before using the HDLC#2 Transmit, the TXCISEL (b3, T1/J1-
00DH) must be set to ‘1’ to enable the HDLC data link position for trans-
mit path.
Since two HDLC Transmit data links are integrated in one framer,
one of the two HDLC Transmit data links must be chosen in the
THDLCSEL[1:0] (b5~4, T1/J1-00DH). The THDLC #1 can only insert to
F-bit of each odd frame. The THDLC #2 can be set to insert to even and/
or odd frames, to any channel, and to any bit. The follow is an example
for selecting the HDLC Transmit data link positions in THDLC #2:
a. Insert the HDLC data link to all bits of channel 20 of all framers in
HDLC Transmit #2:
- set the TXCISEL (b3, T1/J1-00DH) to ‘1’;
- set the THDLCSEL[1:0] (b5~4, T1/J1-00DH) to ‘01’;
- set the DL2_EVEN (b7, T1/J1-070H) to ‘1’;
- set the DL2_ODD (b6, T1/J1-070H) to ‘1’;
- set the DL2_TS[4:0] (b4~0, T1/J1-070H) to ‘10100’;
- set the DL2_BIT[7:0] (b7~0, T1/J1-071H) to ‘11111111’.
After setting the HDLC data link position properly, the selected
HDLC Transmit should be enabled by setting the EN (b0, T1/J1-034H) to
logic 1. The FIFOCLR (b6, T1/J1-034H) should be set and then cleared
to initialize the THDLC FIFO.
Set the CRC (b1, T1/J1-034H) to logic 1 if the Frame Check
Sequences (FCS) generation is desired. Set the FULLE (b3, T1/J1-
037H), OVRE (b2, T1/J1-037H), UDRE (b1, T1/J1-037H) and LFILLE
(b0, T1/J1-037H) to logic 1 if interrupt driven mode is used. Set THDLC
Upper Transmit Threshold and THDLC Lower Transmit Threshold regis-
ters to the desired values. If a complete packet has been written into
THDLC FIFO, the EOM (b3, T1/J1-034H) should be set.
After setting these registers properly, the HDLC data can be trans-
mitted in a polled or interrupt driven mode.
- Interrupt Driven Mode
Writing HDLC data to THDLC FIFO, the THDLC will transmit the
HDLC data if the end of a packet was written or if the THDLC FIFO fill
level reaches the Upper Transmit Threshold. The writing procedure is
shown in Figure 80.
When the FULLE (b3, T1/J1-037H), OVRE (b2, T1/J1-037H),
UDRE (b1, T1/J1-037H) and LFILLE (b0, T1/J1-037H) are set to logic 1,
the source of the interrupt should be identified firstly by reading the Inter-
rupt ID register and Interrupt Source registers if the INT pin is asserted.
If the source of the interrupt is HDLC Transmit, the Interrupt Service pro-
cedure will be carried out as shown in Figure 81.
Figure 80. Writing Data to T1/J1 Mode THDLC FIFO
Table 54: Example for Using HDLC Receiver
Register
Value
Description
00DH
50H
RHDLC #2 is selected. The HDLC Receive is accessi-
ble to the CPU interface.
070H
C4H
TS4 of even frames and odd frames is selected.
071H
FFH
All 8 bits are selected.
054H
0DH
The function of the RHDLC #2 is enabled. Set
the
address match mode.
055H
8FH
Set the INTE to ‘1’. When the number of bytes in the
RHDLC FIFO exceeds 15, an interrupt is generated.
058H
13H
The primary address is set to 13H.
059H
FFH
The secondary address is set to FFH.
Then read the data status in register 056H. Until a complete packet is
received, read the data from register 057H.
THDLC Initial
Data is available
Write data into
THDLC FIFO
Y
N
End of packet
Set EOM
Y
N
相關(guān)PDF資料
PDF描述
SST89E54RC-33-C-NJE IC MCU 8BIT 17KB FLASH 44PLCC
SST89E52RC-33-C-NJE IC MCU 8BIT 9KB FLASH 44PLCC
PIC16F1936T-I/MV IC MCU 8BIT 14KB FLASH 28UQFN
VE-27J-IX-S CONVERTER MOD DC/DC 36V 75W
VE-27H-IX-S CONVERTER MOD DC/DC 52V 75W
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
IDT82V2108PXG 功能描述:IC FRAMER T1/J1/E1 8CH 128-PQFP RoHS:是 類(lèi)別:集成電路 (IC) >> 接口 - 控制器 系列:- 標(biāo)準(zhǔn)包裝:4,900 系列:- 控制器類(lèi)型:USB 2.0 控制器 接口:串行 電源電壓:3 V ~ 3.6 V 電流 - 電源:135mA 工作溫度:0°C ~ 70°C 安裝類(lèi)型:表面貼裝 封裝/外殼:36-VFQFN 裸露焊盤(pán) 供應(yīng)商設(shè)備封裝:36-QFN(6x6) 包裝:* 其它名稱(chēng):Q6396337A
IDT82V2108PXG8 功能描述:IC FRAMER T1/J1/E1 8CH 128-PQFP RoHS:是 類(lèi)別:集成電路 (IC) >> 接口 - 控制器 系列:- 標(biāo)準(zhǔn)包裝:4,900 系列:- 控制器類(lèi)型:USB 2.0 控制器 接口:串行 電源電壓:3 V ~ 3.6 V 電流 - 電源:135mA 工作溫度:0°C ~ 70°C 安裝類(lèi)型:表面貼裝 封裝/外殼:36-VFQFN 裸露焊盤(pán) 供應(yīng)商設(shè)備封裝:36-QFN(6x6) 包裝:* 其它名稱(chēng):Q6396337A
IDT82V2604 制造商:IDT 制造商全稱(chēng):Integrated Device Technology 功能描述:INVERSE MULTIPLEXING FOR ATM IDT82V2604
IDT82V2604BB 功能描述:IC INVERSE MUX 4CH ATM 208-BGA RoHS:否 類(lèi)別:集成電路 (IC) >> 接口 - 專(zhuān)用 系列:- 標(biāo)準(zhǔn)包裝:3,000 系列:- 應(yīng)用:PDA,便攜式音頻/視頻,智能電話 接口:I²C,2 線串口 電源電壓:1.65 V ~ 3.6 V 封裝/外殼:24-WQFN 裸露焊盤(pán) 供應(yīng)商設(shè)備封裝:24-QFN 裸露焊盤(pán)(4x4) 包裝:帶卷 (TR) 安裝類(lèi)型:表面貼裝 產(chǎn)品目錄頁(yè)面:1015 (CN2011-ZH PDF) 其它名稱(chēng):296-25223-2
IDT82V2604BBG 功能描述:IC INVERSE MUX 4CH ATM 208-BGA RoHS:是 類(lèi)別:集成電路 (IC) >> 接口 - 專(zhuān)用 系列:- 標(biāo)準(zhǔn)包裝:3,000 系列:- 應(yīng)用:PDA,便攜式音頻/視頻,智能電話 接口:I²C,2 線串口 電源電壓:1.65 V ~ 3.6 V 封裝/外殼:24-WQFN 裸露焊盤(pán) 供應(yīng)商設(shè)備封裝:24-QFN 裸露焊盤(pán)(4x4) 包裝:帶卷 (TR) 安裝類(lèi)型:表面貼裝 產(chǎn)品目錄頁(yè)面:1015 (CN2011-ZH PDF) 其它名稱(chēng):296-25223-2