參數(shù)資料
型號: MC68307FG16
廠商: MOTOROLA INC
元件分類: 微控制器/微處理器
英文描述: 16-BIT, 16.67 MHz, MICROCONTROLLER, PQFP100
封裝: PLASTIC, QFP-100
文件頁數(shù): 187/264頁
文件大?。?/td> 949K
代理商: MC68307FG16
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁當(dāng)前第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁
Signal Description
2-6
MC68307 USER’S MANUAL
MOTOROLA
Address line A0 is included for 8-bit data-bus interfaces only, i.e., the 8051-compatible bus,
as described above, and also the dynamically-sized 68000 bus when programmed to use
an 8-bit data-bus width. During 16-bit data-bus width cycles, the A0 output is meaningless,
and should be ignored, as it may well hold a misleading value. The UDS and LDS signals
should be used to further decode the even/odd byte access in this case.
2.1.2 Data Bus (D15–D0)
This 16-bit bidirectional parallel bus contains the data being transferred to or from the
MC68307 during M68000 bus cycles. Its value should be ignored during 8051-compatible
bus read and write cycles, it is not three-stated in either case. A read or write operation may
transfer 8 or 16 bits of data (one or two bytes) in one bus cycle.
During an internal peripheral access, the data bus reflects the value read or written, for emu-
lation and debug purposes. Care is required, therefore, if external buffers are needed.
The data bus has a programmable 8-bit bus size option for M68000 bus cycles, which is
used in conjunction with the programmable chip-select dynamic bus sizing. If a chip select
is configured for 8-bit port size, any 16-bit transfers appears externally as two 8-bit transfers.
In this case, the 8-bit data uses the D15–D8 lines only.
2.2 CHIP SELECTS
The programmable chip select outputs allow system designers to interface the MC68307
directly to memory and peripheral devices without having to perform address decode requir-
ing additional external logic. Although they can be programmed for many different configu-
rations, each one has a particular usage to which it is tailored, giving added functionality.
They are asserted coincident with the address strobe (AS) output, and are all active-low.
Refer to Section 5 System Integration Module for details of how the chip selects can be
programmed.
2.2.1 Chip Select 0 (CS0)
This signal is the chip select for a boot ROM containing the reset vectors and initialization
program. From a cold reset, this chip select is asserted on every bus cycle in the first 8K
bytes of address space until is is programmed otherwise. The BUSW0 pin specifies how this
chip select behaves from cold reset, whether it is an 8-bit wide data bus access (BUSW0=0)
or a 16-bit wide data bus access (BUSW0=1).
2.2.2 Chip Select 1 (CS1)
This signal is primarily intended to be an enable for a RAM memory device. From a cold
reset, this signal does not assert until it is programmed with a valid base address and
address mask. The data bus width for memory devices selected by this chip select is also
programmable, between 8- and 16-bit data, in the system control register.
2.2.3 Chip Select 2 (CS2, CS2B, CS2C, CS2D)
Although the CS2/CS2A pin can be used as a general-purpose M68000 chip-select (CS2),
it can, together with the CS2B, CS2C, CS2D signals, be used to enable one of four miscel-
laneous peripherals. The CS2 output address range can be relocated like any of the other
相關(guān)PDF資料
PDF描述
MC68322FT16 16-BIT, 16.667 MHz, RISC PROCESSOR, PQFP160
MC68331CFC20B1 32-BIT, 20 MHz, MICROCONTROLLER, PQFP132
MC68331CPV20B1 32-BIT, 20 MHz, MICROCONTROLLER, PQFP144
MC68331CFC25B1 32-BIT, 25 MHz, MICROCONTROLLER, PQFP132
MC68331CPV16B1 32-BIT, 16 MHz, MICROCONTROLLER, PQFP144
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
MC68307UM 制造商:MOTOROLA 制造商全稱:Motorola, Inc 功能描述:Technical Summary Integrated Multiple-Bus Processor
MC68307V 制造商:MOTOROLA 制造商全稱:Motorola, Inc 功能描述:Technical Summary Integrated Multiple-Bus Processor
MC68322 制造商:MOTOROLA 制造商全稱:Motorola, Inc 功能描述:Integrated Printer Processor
MC68322AD 制造商:MOTOROLA 制造商全稱:Motorola, Inc 功能描述:Integrated Printer Processor
MC68322FT20 制造商:Rochester Electronics LLC 功能描述:- Bulk