Table of Contents
MC68HC908SR12MC68HC08SR12 — Rev. 5.0
Data Sheet
Freescale Semiconductor
Table of Contents
17
16.6
16.6.1
16.6.2
Low-Power Modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .271
Wait Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .271
Stop Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .271
16.7
SCI During Break Module Interrupts. . . . . . . . . . . . . . . . . . . .272
16.8
16.8.1
16.8.2
I/O Signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .272
TxD (Transmit Data). . . . . . . . . . . . . . . . . . . . . . . . . . . . . .272
RxD (Receive Data) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .273
16.9
16.9.1
16.9.2
16.9.3
16.9.4
16.9.5
16.9.6
16.9.7
I/O Registers. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .273
SCI Control Register 1 . . . . . . . . . . . . . . . . . . . . . . . . . . . .273
SCI Control Register 2 . . . . . . . . . . . . . . . . . . . . . . . . . . . .276
SCI Control Register 3 . . . . . . . . . . . . . . . . . . . . . . . . . . .279
SCI Status Register 1. . . . . . . . . . . . . . . . . . . . . . . . . . . . .282
SCI Status Register 2. . . . . . . . . . . . . . . . . . . . . . . . . . . . .286
SCI Data Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .287
SCI Baud Rate Register. . . . . . . . . . . . . . . . . . . . . . . . . . .288
Section 17. Multi-Master IIC Interface (MMIIC)
17.1
Contents . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .291
17.2
Introduction. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .292
17.3
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .293
17.4
I/O Pins. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .293
17.5
Multi-Master IIC System Configuration. . . . . . . . . . . . . . . . . .295
17.6
17.6.1
17.6.2
17.6.3
17.6.4
17.6.5
17.6.6
17.6.7
17.6.8
17.6.9
Multi-Master IIC Bus Protocol. . . . . . . . . . . . . . . . . . . . . . . . .295
START Signal. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .296
Slave Address Transmission . . . . . . . . . . . . . . . . . . . . . . .296
Data Transfer . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .296
Repeated START Signal . . . . . . . . . . . . . . . . . . . . . . . . . .297
STOP Signal. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .297
Arbitration Procedure . . . . . . . . . . . . . . . . . . . . . . . . . . . . .297
Clock Synchronization . . . . . . . . . . . . . . . . . . . . . . . . . . . .298
Handshaking . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .298
Packet Error Code . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .299
17.7
MMIIC I/O Registers. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .299