
List of Figures
MC68HC908SR12MC68HC08SR12 — Rev. 5.0
Data Sheet
Freescale Semiconductor
List of Figures
29
Figure
Title
Page
17-1
17-2
17-3
17-4
17-5
17-6
17-7
17-8
17-9
17-10 MMIIC CRC Data Register (MMCRCDR). . . . . . . . . . . . . . . .309
17-11 MMIIC Frequency Divider Register (MMFDR) . . . . . . . . . . . .310
17-12 Data Transfer Sequences for Master/Slave
Transmit/Receive Modes. . . . . . . . . . . . . . . . . . . . . . . . . .312
17-13 Quick Command. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .313
17-14 Send Byte. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .313
17-15 Receive Byte. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .313
17-16 Write Byte/Word . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .314
17-17 Read Byte/Word . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .314
17-18 Process Call . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .315
17-19 Block Read/Write . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .315
17-20 SMBus Protocol Implementation . . . . . . . . . . . . . . . . . . . . . .316
MMIIC I/O Register Summary. . . . . . . . . . . . . . . . . . . . . . . . .294
Multi-Master IIC Bus Transmission Signal Diagram. . . . . . . .295
Clock Synchronization . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .298
MMIIC Address Register (MMADR) . . . . . . . . . . . . . . . . . . . .299
MMIIC Control Register 1 (MMCR1). . . . . . . . . . . . . . . . . . . .301
MMIIC Control Register 2 (MMCR2). . . . . . . . . . . . . . . . . . . .303
MMIIC Status Register (MMSR). . . . . . . . . . . . . . . . . . . . . . .305
MMIIC Data Transmit Register (MMDTR) . . . . . . . . . . . . . . .307
MMIIC Data Receive Register (MMDRR). . . . . . . . . . . . . . . .308
18-1
18-2
18-3
18-4
18-5
18-6
18-7
18-8
18-9
18-10 Data Direction Register B (DDRB) . . . . . . . . . . . . . . . . . . . . .329
18-11 Port C I/O Circuit. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .329
18-12 Port A LED Control Register (LEDA) . . . . . . . . . . . . . . . . . . .330
18-13 Port D Data Register (PTD) . . . . . . . . . . . . . . . . . . . . . . . . . .331
18-14 Data Direction Register D (DDRD). . . . . . . . . . . . . . . . . . . . .332
18-15 Port D I/O Circuit. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .332
Port A Data Register (PTA) . . . . . . . . . . . . . . . . . . . . . . . . . .320
Data Direction Register A (DDRA) . . . . . . . . . . . . . . . . . . . . .321
Port A I/O Circuit. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .322
Port A LED Control Register (LEDA) . . . . . . . . . . . . . . . . . . .323
Port B Data Register (PTB) . . . . . . . . . . . . . . . . . . . . . . . . . .324
Data Direction Register B (DDRB) . . . . . . . . . . . . . . . . . . . . .325
Port B I/O Circuit. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .326
Port C Data Register (PTC) . . . . . . . . . . . . . . . . . . . . . . . . . .327