參數(shù)資料
型號(hào): PM73488
廠商: PMC-SIERRA INC
元件分類: 數(shù)字傳輸電路
英文描述: 5 Gbit/s ATM Switch Fabric Element
中文描述: ATM SWITCHING CIRCUIT, PBGA596
封裝: EPBGA-596
文件頁(yè)數(shù): 88/135頁(yè)
文件大?。?/td> 1735K
代理商: PM73488
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)當(dāng)前第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)
PMC-Sierra, Inc.
PM73488 QSE
L
PMC-980616
Issue 3
5 Gbit/s ATMSwitch Fabric Element
Released
Datasheet
90
NOTE: RESET assertion and deassertion is asynchronous to the clock.
Timing information for the SOC, BP, and ACK is given in Table 30.
Figure 41 shows the timing for the JTAG port. The /SCAN_TRST signal is asynchronous to SCAN_TCK.
Table 30.
Valid Window Timing
Symbol
Parameter
Min
Max
Unit
Vsoc
SOC valid
window
Local_CELL_START - 8
Local_CELL_START
SE_CLK periods
Vbprec
Valid
window
when BP is
accepted by
QSE
SE_SOC_OUT + 0
Local_CELL_START + 60
SE_CLK periods
Vbpgen
Valid
window
when BP is
generated by
QSE
Local_CELL_START + 15
(But in early BP mode:
Local CELL_START + 0
See “BP_CONTROL_REGISTER”
on page 109)
Local_CELL_START + 35
(But in early BP mode:
Local_CELL_START + 15
See“BP_CONTROL_REGISTER”
on page 109)
SE_CLK periods
Vack
Valid
window
when ACK is
accepted by
QSE
SE_SOC_OUT + 0
(Next cell time’s)
Local_CELL_START - 8
SE_CLK periods
Figure 41. JTAG Timing
Symbol
Parameter
Signals
Min
Max
Unit
SCAN_TCK frequency
10
MHz
Tch
SCAN_TCK high
40
ns
Tjres
Tch
Tjsu
Tjsu
Tjh
Tjh
Tcl
Tqj
Tqj
SCAN_TRST(i)
SCAN_TCK(i)
SCAN_TMS(i)
SCAN_TDI(i)
SCAN_TDO(o)
相關(guān)PDF資料
PDF描述
PM7349 Ultraframer DS3/E3/DS2/E2/DS1/E1/DS0
PM7350 Dual Serial Link, PHY Multiplexer
PM7350-PI DUAL SERIAL LINK PHY MULTIPLEXER
PM7351 OCTAL SERIAL LINK MULTIPLEXER
PM7351-BI OCTAL SERIAL LINK MULTIPLEXER
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
PM73488PI 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Telecommunication IC
PM73488-PI 制造商:Rochester Electronics LLC 功能描述: 制造商:PMC-Sierra 功能描述:
PM7349 制造商:PMC 制造商全稱:PMC 功能描述:Quad J2, E3 and DS-3 Framer