參數(shù)資料
型號: PSB7238
廠商: SIEMENS A G
元件分類: 編解碼器
英文描述: Joint Audio Decoder-Encoder - Multimode
中文描述: A/MU-LAW, PCM CODEC, PQFP100
文件頁數(shù): 62/190頁
文件大?。?/td> 2255K
代理商: PSB7238
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁當前第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁
PSB 7238
Functional Blocks
Semiconductor Group
62
Data Sheet 1998-07-01
– CRC according to CCITT polynomial of order 16 or 32:
CRC-16: x
16
+ x
12
+ x
5
+ 1
(checksum: 1D0F
H
)
CRC-32: x
32
+ x
26
+ x
23
+ x
22
+ x
16
+ x
12
+ x
11
+ x
10
+ x
8
+ x
7
+ x
5
+ x
4
+ x
2
+ x + 1
(checksum: C704DD7B
H
)
Programmable features for HDLC reception:
– CRC written in receive FIFO yes/no
– CRC according to CCITT polynomial of order 16 or 32 (common with transmitter).
Reception of back-to-back frames and consecutive frames with a shared flag, as well as
flags with shared ‘0’s is possible.
HDLC Frame Format
The HDLC transmitter starts an HDLC frame with a flag. It continues with the data from
the XFIFO (including the address). The end of a frame is indicated by a closing flag
preceded by the 16/32-bit CRC checksum or by an abort sequence. When no frame is
being transmitted inter-frame time-fill ‘1’ or “flags” is transmitted during the programmed
time-slot. Outside the selected time-slot, the output line is in “high impedance” state.
The HDLC receiver hunts for flags which are not followed by another flag or an abort
sequence. It stores the information - including the address field - in the RFIFO until the
end of the frame is detected. The status of the received frame (CRC status, end of frame
condition etc.) is reported via a status byte which is stored in the RFIFO immediately
following the last byte of the frame, and, simultaneously, in a register.
In Transparent Mode
In this mode, data is received and transmitted fully transparently without HDLC framing.
The received data is stored in the receive FIFO so that byte alignment in the FIFO
corresponds to byte alignment in the serial time-slot (if the length of the time-slot is a
multiple of 8 bits). Similarly, in transmit direction the byte alignment in the FIFO
corresponds to the time-slot boundaries in the transmit time-slot, if its length is a multiple
of 8 bits. When the transmit FIFO is empty, idle (‘1’) is transmitted during the active
time-slot. Outside the selected time-slot, the output line is in “high impedance” state.
相關(guān)PDF資料
PDF描述
PSB7280 Joint Audio Decoder-Encoder
PSB8510-1P Programmable Dialing Circuit
PSB8510-1T Programmable Dialing Circuit
PSB8510-6P Programmable Dialing Circuit
PSB8510-6T Programmable Dialing Circuit
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
PSB7238FV2.1JADEMM 制造商:Rochester Electronics LLC 功能描述:- Bulk
PSB7280 制造商:INFINEON 制造商全稱:Infineon Technologies AG 功能描述:Joint Audio Decoder-Encoder
PSB7280FV3.1 制造商:Rochester Electronics LLC 功能描述:- Bulk
PSB7280FV3.1D 制造商:Rochester Electronics LLC 功能描述:- Bulk
PSB7300AGDW 制造商:Infineon Technologies AG 功能描述: