參數資料
型號: SPEAR-07-NC03
廠商: STMICROELECTRONICS
元件分類: 微控制器/微處理器
英文描述: 1 CHANNEL(S), 100M bps, LOCAL AREA NETWORK CONTROLLER, PBGA180
封裝: LEAD FREE, 12 X 12 MM, 1.70 MM HEIGHT, LFBGA-180
文件頁數: 18/194頁
文件大?。?/td> 1987K
代理商: SPEAR-07-NC03
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁當前第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁
Obsolete
Product(s)
- Obsolete
Product(s)
Obsolete
Product(s)
- Obsolete
Product(s)
6 Blocks description
SPEAR-07-NC03
114/194
6.4.6.17 TX DMA FIFO Status Register
Mnemonic
: TX_DMA_FIFO
Address
: 0x2200_004C
Default value
: 0x????_????
ENTRIES
: Free entries (in 32 bits word) in FIFO.
DMA_POINTER
: FIFO DMA SM side pointer value.
IO_POINTER
: FIFO IO side pointer value.
DELAY_T
: Set to '1' when the DMA FIFO delay time out is expired.
ENTRY_T
: Set to '1' when the DMA FIFO entry trigger threshold has been reached.
FULL
: Set to '1' when DMA FIFO is full.
EMPTY
: Set to '1' when the DMA FIFO is empty.
6.4.7
Parallel Port register
This section is split into three sub-sections: Compatibility and Byte Modes; EPP Mode; and
ECP mode. Each register set description gives the I/O address assignments and a description
of the relevant registers and its bits. It is worth noting that the STAT and CTRL registers
(described under Compatibility and Byte Modes) are common to all modes.
The base address for the parallel port is determined at power-up. This can be changed by
software as described in Section
All registers are accessed as byte quantities.
Some of the registers described contain reserved bits. These will have a hard value associated
with them, defined in the register description: this value will not change even if these bits are
written to. A read from a register that contains reserved bits will return the hard values
associated with those bits.
Bit
Field Name
Access
31:30
Reserved
RO
29:24
ENTRIES
RO
23:21
Reserved
RO
20:16
DMA_POINTER
RO
15:13
Reserved
RO
12:08
IO_POINTER
RO
07:04
Reserved
RO
03
DELAY_T
RO
02
ENTRY_T
RO
01
FULL
RO
00
EMPTY
RO
相關PDF資料
PDF描述
SPG-8650A60KHZ CRYSTAL OSCILLATOR, CLOCK, 0.06 MHz, CMOS OUTPUT
SPL-45-GB-EBZ-CDA FIBER OPTIC TRANSCEIVER, 1480-1500nm, 1250Mbps(Tx), 1250Mbps(Rx), SURFACE MOUNT, LC CONNECTOR
SPL2F85 FIBER OPTIC LASER DIODE EMITTER, 840-860nm, PANEL MOUNT, TO-220, FC CONNECTOR
SPL2Y81-2S 808 nm, LASER DIODE
SPLC-35-FE-BX-CDFA FIBER OPTIC TRANSCEIVER, 1260-1360nm, 125Mbps(Tx), 125Mbps(Rx), SURFACE MOUNT, LC CONNECTOR
相關代理商/技術參數
參數描述
SPEAR-09-B042 制造商:STMICROELECTRONICS 制造商全稱:STMicroelectronics 功能描述:SPEAr㈢ BASIC ARM 926EJ-S core, customizable logic, large IP portfolio SoC
SPEAR-09-H022 制造商:STMicroelectronics 功能描述:
SPEAR-09-H022_06 制造商:STMICROELECTRONICS 制造商全稱:STMicroelectronics 功能描述:SPEAr Head200 ARM 926, 200K customizable eASIC gates, large IP portfolio SoC
SPEAR-09-H042 制造商:STMICROELECTRONICS 制造商全稱:STMicroelectronics 功能描述:SPEAr⑩ Head200, ARM 926, 200 K customizable eASIC⑩ gates, large IP portfolio SoC
SPEAR-09-H122 制造商:STMICROELECTRONICS 制造商全稱:STMicroelectronics 功能描述:SPEAr⑩ Head600