參數(shù)資料
型號: SPEAR-07-NC03
廠商: STMICROELECTRONICS
元件分類: 微控制器/微處理器
英文描述: 1 CHANNEL(S), 100M bps, LOCAL AREA NETWORK CONTROLLER, PBGA180
封裝: LEAD FREE, 12 X 12 MM, 1.70 MM HEIGHT, LFBGA-180
文件頁數(shù): 76/194頁
文件大?。?/td> 1987K
代理商: SPEAR-07-NC03
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁當前第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁
Obsolete
Product(s)
- Obsolete
Product(s)
Obsolete
Product(s)
- Obsolete
Product(s)
SPEAR-07-NC03
6 Blocks description
FAST
: When set the elapsing time of the counter will by divided by 16. This mode is used only
for testing purposes.
DEBUG_FRZ
: When this bit is set and the CPU is in DEBUG mode the watch-dog timer will
freeze its contents. This feature allow the user to stop the CPU activity using break avoiding
unexpected RESET.
ENAB
: When set the WT is enabled; when it is cleared the prescaler and the counter are
cleared and they don't start to count until the ENAB bit is set again.
CLEAR
: When set the internal counter and prescaler are cleared. So the WT will be restarted.
The hardware automatically clears this bit after the software has set it.
6.13.3.2 Watch-Dog Status Register
Mnemonic
: WDOG_STATUS
Address
: 0x3000_0804
Default value
: 0x0000
This register allows the software reset handler to determine the reset source.
WD_RES
: set when a WT reset is occurred. To clear this bit the software must write a "0".
Writing a "1" has not effect.
6.13.3.3 Watch-Dog Maximum Count Register
Mnemonic
: WDOG_MAX_CNT
Address
: 0x3000_0808
Default value
: 0x0000
MAXCNT_VALUE
: programmable value for 8-bit counter clocked with the 21 bit prescaler
output.
When MAXCNT_VALUE + 1 is reached WT generates the hot reset.
6.13.3.4 Watch-Dog Counter Register
Mnemonic
: WDOG_COUNTER
03
FAST
RW
02
DEBUG_FRZ
RW
01
ENAB
RW
00
CLEAR
RW
Bit
Field Name
Access
15:01
Reserved
RO
00
WD_RES
RO
Bit
Field Name
Access
15:08
Reserved
RO
07:00
MAXCNT_VALUE
RW
相關(guān)PDF資料
PDF描述
SPG-8650A60KHZ CRYSTAL OSCILLATOR, CLOCK, 0.06 MHz, CMOS OUTPUT
SPL-45-GB-EBZ-CDA FIBER OPTIC TRANSCEIVER, 1480-1500nm, 1250Mbps(Tx), 1250Mbps(Rx), SURFACE MOUNT, LC CONNECTOR
SPL2F85 FIBER OPTIC LASER DIODE EMITTER, 840-860nm, PANEL MOUNT, TO-220, FC CONNECTOR
SPL2Y81-2S 808 nm, LASER DIODE
SPLC-35-FE-BX-CDFA FIBER OPTIC TRANSCEIVER, 1260-1360nm, 125Mbps(Tx), 125Mbps(Rx), SURFACE MOUNT, LC CONNECTOR
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
SPEAR-09-B042 制造商:STMICROELECTRONICS 制造商全稱:STMicroelectronics 功能描述:SPEAr㈢ BASIC ARM 926EJ-S core, customizable logic, large IP portfolio SoC
SPEAR-09-H022 制造商:STMicroelectronics 功能描述:
SPEAR-09-H022_06 制造商:STMICROELECTRONICS 制造商全稱:STMicroelectronics 功能描述:SPEAr Head200 ARM 926, 200K customizable eASIC gates, large IP portfolio SoC
SPEAR-09-H042 制造商:STMICROELECTRONICS 制造商全稱:STMicroelectronics 功能描述:SPEAr⑩ Head200, ARM 926, 200 K customizable eASIC⑩ gates, large IP portfolio SoC
SPEAR-09-H122 制造商:STMICROELECTRONICS 制造商全稱:STMicroelectronics 功能描述:SPEAr⑩ Head600