參數(shù)資料
型號: ST7267R8T1L/XXX
廠商: STMICROELECTRONICS
元件分類: 微控制器/微處理器
英文描述: 16-BIT, MROM, 30 MHz, RISC MICROCONTROLLER, PQFP64
封裝: 10 X 10 MM, LEAD FREE, TQFP-64
文件頁數(shù): 36/189頁
文件大?。?/td> 1643K
代理商: ST7267R8T1L/XXX
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁當(dāng)前第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁
ST7267C8 ST7267R8
130/189
MSCI VCI INTERFACE (Cont’d)
VCI STATUS REGISTER (VSR)
Read / Write
Reset Value: 0000 0000 0000 0001 (0001h)
Bit 15:6 = Reserved.
Bit 5 = UDRO USB DMA Request Out.
This bit is set and cleared by hardware by the USB
cell.
This bit is set when the USB OUT endpoint as-
signed to the MSCI is empty and waiting for data
0: No request
1: USB DMA request for OUT endpoint
Bit 4 = UDRI USB DMA Request In.
This bit is set and cleared by hardware by the USB
cell.
This bit is set when the MSCI dedicated USB IN
endpoint is full and waiting to be flushed:
0: No request
1: USB DMA request for IN endpoint
Bit 3 = LWR Last Word Read.
This bit is set by hardware when the last word of
the last packet of message has been read in the
FIFO and cleared by software by writing ’1’.
0: No message / message not buffered
1: Message buffered
Bit 2 = CP Communication in Progress.
This bit is set and cleared by hardware when a
communication is in progress.
Because of internal VCI interface pipelining, the
user must check that the CP bit is ’0’ before turning
off the VCI interface.
For write operations in burst mode, CP is set after
the first word has been written in the FIFO.
0: No Communication
1: Communication in Progress
Bit 1 = FF FIFO Full.
This bit is set and cleared by hardware when the
FIFO is full.
0: FIFO not full
1: FIFO full
Bit 0 = FE FIFO Empty.
This bit is set and cleared by hardware when the
FIFO is empty.
0: FIFO not empty
1: FIFO empty
15
8
7
0
---
--
UDRO
UDRI
LWR
CP
FF
FE
相關(guān)PDF資料
PDF描述
ST7267C8T1/XXX 16-BIT, MROM, 30 MHz, RISC MICROCONTROLLER, PQFP48
ST72774S9T1/XXX 8-BIT, MROM, 8 MHz, MICROCONTROLLER, PQFP44
ST72E734J6D0 8-BIT, UVPROM, 8 MHz, MICROCONTROLLER, CDIP42
ST72T774S9T1 8-BIT, OTPROM, 8 MHz, MICROCONTROLLER, PQFP44
ST7294C6B6 8-BIT, MROM, 4 MHz, MICROCONTROLLER, PDIP28
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
ST72681/R12 制造商:STMicroelectronics 功能描述:CONTROLLER FOR HIGH-PERFORMANCE BUS-POWERED USB 2.0 FLASH DR - Trays
ST72681/S13 制造商:STMicroelectronics 功能描述:CONTROLLER FOR HIGH-PERFORMANCE - Trays
ST7271 制造商:Panasonic Industrial Company 功能描述:IC
ST7271N5B1-CLF 制造商:STMicroelectronics 功能描述:
ST727X4-EMU2B 制造商:STMicroelectronics 功能描述:REALTIME EMULATOR BOARD - Bulk