Tables
x
March 5 2007 June 2011
SCPS154C
Table
Page
423
MSI Message Data Register Description
58
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
424
PCI Express Capabilities Register Description
60
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
425
Device Capabilities Register Description
61
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
426
Device Control Register Description
62
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
427
Device Status Register Description
63
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
428
Link Capabilities Register Description
64
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
429
Link Control Register Description
65
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
430
Link Status Register Description
66
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
431
Serial-Bus Slave Address Register Description
67
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
432
Serial-Bus Control and Status Register Description
68
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
433
GPIO Control Register Description
69
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
434
GPIO Data Register Description
70
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
435
Control and Diagnostic Register 0 Description
71
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
436
Control and Diagnostic Register 1 Description
72
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
437
Control and Diagnostic Register 2 Description
73
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
438
Subsystem Access Register Description
73
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
439
General Control Register Description
74
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
440
Arbiter Control Register Description
77
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
441
Arbiter Request Mask Register Description
78
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
442
Arbiter Time-Out Status Register Description
78
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
51
PCI Express Extended Configuration Register Map
80
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
52
Uncorrectable Error Status Register Description
82
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
53
Uncorrectable Error Mask Register Description
83
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
54
Uncorrectable Error Severity Register Description
84
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
55
Correctable Error Status Register Description
85
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
56
Correctable Error Mask Register Description
86
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
57
Advanced Error Capabilities and Control Register Description
87
. . . . . . . . . . . . . . . . . . . . . . . . . . . . .
58
Secondary Uncorrectable Error Status Register Description
88
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
59
Secondary Uncorrectable Error Mask Register Description
89
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
510
Secondary Uncorrectable Error Severity Register Description
90
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
511
Secondary Error Capabilities and Control Register Description
91
. . . . . . . . . . . . . . . . . . . . . . . . . . . . .
512
Secondary Header Log Register Description
92
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
513
Port VC Capability Register 1 Description
93
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
514
Port VC Capability Register 2 Description
94
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
515
Port VC Control Register Description
95
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
516
Port VC Status Register Description
95
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
517
VC Resource Capability Register (VC0) Description
96
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
518
VC Resource Control Register (VC0) Description
97
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
519
VC Resource Status Register (VC0) Description
98
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
520
VC Resource Capability Register (VC1) Description
99
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
521
VC Resource Control Register (VC1) Description
100
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
522
VC Resource Status Register (VC1) Description
101
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
523
VC Arbitration Table
101
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
524
VC Arbitration Table Entry Description
101
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
525
Port Arbitration Table
102
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
526
Port Arbitration Table Entry Description
102
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
61
Device Control Memory Window Register Map
103
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
62
Upstream Isochronous Capabilities Register Description
104
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Not Recommended for New Designs