![](http://datasheet.mmic.net.cn/340000/82865G_datasheet_16452471/82865G_228.png)
Intel
82865G/82865GV GMCH Datasheet
229
Intel
82865GV GMCH Ballout
Figure 24. Intel
82865GV GMCH Ballout Diagram (Top View—Right Side)
17
16
15
14
13
12
11
10
9
8
7
6
5
4
3
2
1
VSS
VCC_DDR
VSS
VSS
VSS
VCC_DDR
VCC_DDR VCC_DDR
NC
RSVD
AR
SCMD
SDM_A1
SDQS_A1
SDQ_A8
SDQ_A7
SDM_A0
SDQ_A1
SDQ_A0
SMVREF_B
EXTTS#
VCC_DDR
VCC_DDR VCC_DDR VCC_DDR
VCC_DDR
NC
AP
CSCMD
VSS
SDQ_A13
VSS
SDQ_A3
VSS
SDQS_A0
VSS
SPVOH
VCC_DDR
VCC_DDR
VCC_DDR VCC_DDR VCC_DDR
VCC_DDR
NC
AN
VSS
SCMD
VSS
SDQ_A9
VSS
SDQ_A2
VSS
SDQ_A4
VSS
VCC_DDR
VCC_DDR
VCC_DDR VCC_DDR
VCC_DDR
VCC_DDR
VCC_DDR
AM
SDQ_B11
CSCMD
CSCMD
SDQ_A12
SDQ_B9
SDQ_A6
SDQ_B2
SDQ_A5
SPVOL
SDQ_B4
VCC_DDR
VCC_DDR
HI7
HI5
HI6
VSS
AL
SDQ_B10
VSS
SCMD
VSS
SDQ_B12
VSS
SDQ_B6
VSS
RSMX
VSS
CI0
HI4
RSTIN#
VSS
HI2
AK
SDQ_B14
SDQ_B13
NC
SDQ_B0
VSS
RSVD
CISTRF
CISTRS
VSS
HI10
HI8
VSS
AJ
VSS
VSS
VSS
VSS
CI9
CI1
VSS
HISTRF
HISTRS
VSS
HI9
AH
CSCMD
VSS
SDM_B1
VSS
SDQS_B1
SDQ_B7
SDM_B0
TESTIN#
RSVD
VSS
CI7
CI10
HI3
VSS
HI1
CI_RCOMP
AGP
AG
SCMD
VSS
SDQS_B0
VSS
NC
SDQ_B5
VSS
VSS
CI6
CI3
VSS
HI0
CI_VREF
VSS
CI_SWING
AF
SDQ_B8
SDQ_B3
SDQ_B1
PWROK
VSS
VSS
VSS
VSS
CI8
DVOB_
DVOB_D0
VSS
HI_SWING
HI_VREF
VSS
AE
CI2
VSS
VSS
VSS
CI4
VSS
DVOB_D1 HI_RCOMP
VSS
GVREF
AD
DVOB_
CI5
DVOB_D2
DVOB_CLK
CLK#
VSS
TESTP141
CDVOB
VSS
AC
DVOB_D5
VSS
VSS
VSS
DVOB_D4
VSS
MDVI_CLK MI2CDATA
VSS
TESTP144
AB
DVOB_D10 DVOB_D3
DVOB_D6
DVOB_D9
DVOB_D8
VSS
TESTP140
DVOC_VSYNC
VSS
AA
VCC
VCC
VCCA_AGP
VSS
VSS
VSS
DVOB_D7
VSS
DVOC_D1DVNC
VSS
DVOC_BLANK# VCC_AGP
Y
VSS
VCC
MDDC_CLK DVOB_D11
DVOB_
CLKINT
DVOB_
VSS
DVOC_D3
DVOC_D0
W
VSS
VCC
MI2CCLK
VSS
VSS
VSS
DATA
VSS
CLK#
DCLK
VSS
DVOC_D2
V
VCC
VCC
TESTP145
ADDID5
ADDID4
MDVI_DATA
ADDID6
VSS
DVOC_D4
DVOC_D5
U
VCC
VCC
TESTP146
VSS
VSS
VSS
ADDID7
VSS
DVOC_D9
DVOC_D6
VSS
DVOC_D7
VSS
T
VCC
TESTP147
TESTP148
ADDID0
ADDID3
VSS
ADDID2
DVOC_D8
VSS
R
VCC
VCC
VSS
VSS
ADDID1
VSS
DVOC_D10
DINTR#
VSS
DVOC_D11
P
VCC
VCC
VCC
TESTP142 TESTP150
VSS
TESTP149
TESTP151
VSS
N
VCC
VCC
VCC
VCC
TESTP143
VSS
TESTP153 TESTP152
VSS
DVOC_FLDSTL
M
DINV1#
HD33#
HD41#
DINV2#
BSEL0
BSEL1
VCC
VCC
VCC
VCC
VCC
VCC_AGP
VCC_AGP
VCC_AGP
VCC_AGP
VCC_AGP
L
HD31#
VSS
HD38#
VSS
HD43#
VSS
VSS
VCC
VCC
VCC
VCC
VCC_AGP
VCC_AGP
VCC_AGP
VCC_AGP
K
HD20#
VSS
HD32#
VSS
HD34#
VSS
HD44#
VSS
VCC
VCC
VCC
VCC
VCC_AGP
VCC_AGP
VCC_AGP
VCC_AGP
VCC_AGP
J
VSS
VSS
VSS
HD45#
VSS
VSS
BLUE
GREEN
VSS
GCLKIN
DDCA_DATA
VSS
H
HD22#
HD29#
HD39#
HD40#
HDSTBP2#
HD46#
BLUE#
GREEN#
DREFCLK
HSYNC
VCC_DAC
VCC_DAC
G
HD17#
VSS
HD25#
VSS
HD35#
VSS
HD36#
VSS
HDSTBN2#
VSS
VTT
VSS
RED
VSS
DDCA_CLK
VSS
F
HD30#
HD14#
HD26#
HD49#
HD37#
HDSTBN3#
HD42#
HD58#
HD47#
CPURST#
VTT
VTT
RED#
VSS
VSYNC
VSS
E
VSS
HD11#
VSS
HD53#
VSS
HDSTBP3#
VSS
HD56#
VSS
HD62#
VTT
VTT
VTT
VSSA_DAC
REFSET
VSS
D
DINV0#
VSS
DINV3#
VSS
HD54#
VSS
HD57#
VSS
HD60#
VSS
HCLKN
VTT
VTT
VSS
VCCA_DAC
NC
C
HD13#
HD10#
HD52#
HD50#
HD48#
HD51#
HD55#
HD59#
HD61#
HD63#
HCLKP
VTT
VTT
VCCA_FSB VCCA_DPLL
NC
B
VSS
VTT
VSS
VSS
VSS
VSS
VTT
VTT
VTT
NC
A
17
16
15
14
13
12
11
10
9
8
7
6
5
4
3
2
1