參數(shù)資料
型號(hào): 82865G
廠商: Intel Corp.
英文描述: Intel 865G/865GV Graphics and Memory Controller Hub
中文描述: 英特爾865G/865GV圖形和內(nèi)存控制器中樞
文件頁(yè)數(shù): 44/249頁(yè)
文件大小: 3540K
代理商: 82865G
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)當(dāng)前第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)第204頁(yè)第205頁(yè)第206頁(yè)第207頁(yè)第208頁(yè)第209頁(yè)第210頁(yè)第211頁(yè)第212頁(yè)第213頁(yè)第214頁(yè)第215頁(yè)第216頁(yè)第217頁(yè)第218頁(yè)第219頁(yè)第220頁(yè)第221頁(yè)第222頁(yè)第223頁(yè)第224頁(yè)第225頁(yè)第226頁(yè)第227頁(yè)第228頁(yè)第229頁(yè)第230頁(yè)第231頁(yè)第232頁(yè)第233頁(yè)第234頁(yè)第235頁(yè)第236頁(yè)第237頁(yè)第238頁(yè)第239頁(yè)第240頁(yè)第241頁(yè)第242頁(yè)第243頁(yè)第244頁(yè)第245頁(yè)第246頁(yè)第247頁(yè)第248頁(yè)第249頁(yè)
Intel
82865G/82865GV GMCH Datasheet
45
Signal Description
2.11
Signals Used As Straps
2.11.1
Functional Straps
NOTE:
1. All straps, have internal 8 k
pull-ups (HA7# has GTL pull-up) enabled during their sampling window.
Therefore, a strap that is not connected or not driven by external logic will be sampled high.
2.11.2
Strap Input Signals
Signal Name
Strap Name
Description
HA7#
FSB IOQ Depth
System Bus IOQ Depth Strap:
The value on HA7# is sampled by all
processor bus agents, including the GMCH, on the deasserting edge of
CPURST#.
NOTE:
For HA7#, the minimum setup time is 4 HCLKs. The minimum
hold time is 2 clocks and the maximum hold time is 20 HCLKs.
The latched value determines the maximum IOQ depth supported on
the processor bus.
0 (low voltage) = BUS IOQ depth on the bus is 1
1 (high voltage) = BUS IOQ depth on the bus is the maximum of 12
GPAR/
ADD_DETECT
AGP/DVO
AGP Operating Mode Select Strap:
This strap selects the operating
mode of the AGP signals (controls only AGP I/O muxes):
0 (low voltage) = ADD Card (2X DVO)
1 (high voltage) = AGP
The ADD_DETECT strap is flow-through while RSTIN# is asserted and
latched on the de-asserting edge of RSTIN#. RSTIN# is used to make
sure that the AGP card is not driving the GPAR/ADD_DETECT signal
when it is latched.
NOTE:
DVO detection mechanism needs to be switched off in AGP 3.0
mode; otherwise, the GMCH will wake up in DVO mode when
GVREF is 0.35 V
SBA[7:0]
ADD Card ID
ID Bit Select Strap:
This strap signal is used in flow-through fashion
while PWROK is de-asserted and is latched on the asserting edge of
PWROK.
0 (low voltage) = ID bit is set to 0
1 (high voltage) = ID bit is set to 1
Signal Name
Type
Description
BSEL[1:0]
I
CMOS
Core / FSB Frequency (FSBFREQ) Select Strap:
This strap is latched at the
rising edge of PWROK. These pins has no default internal pull-up resistor.
00 = Core frequency is 100 MHz, FSB frequency is 400 MHz
01 = Core frequency is 133 MHz, FSB frequency is 533 MHz
10 = Core frequency is 200 MHz, FSB frequency is 800 MHz
11 = Reserved
相關(guān)PDF資料
PDF描述
82865GV Intel 865G/865GV Graphics and Memory Controller Hub
8288 Bus Controller for SAB 8086 Family Processors
828 2 X 2 8-Pole Filters
8291A GPIB TALKER/LISTENER
829B SILICON 28V HYPERABRUPT VARACTOR DIODES
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
82865GV 制造商:INTEL 制造商全稱:Intel Corporation 功能描述:Intel 865G/865GV Graphics and Memory Controller Hub
82865N 功能描述:HEX DIE 5/8-11 制造商:apex tool group 系列:* 零件狀態(tài):在售 標(biāo)準(zhǔn)包裝:1
828661-1 功能描述:汽車連接器 25P JUN-TIMER CONN RoHS:否 制造商:Amphenol SINE Systems 產(chǎn)品:Contacts 系列:ATP 位置數(shù)量: 型式:Female 安裝風(fēng)格: 端接類型: 觸點(diǎn)電鍍:Nickel
828662-1 制造商:TE Connectivity 功能描述:CONN TIMER CONN M 16 POS 5MM SLDR ST TH - Bulk 制造商:TE Connectivity 功能描述:16P JUN-TIMER STECK 制造商:TE Connectivity 功能描述:Conn Timer Connector M 16 POS 5mm Solder ST Thru-Hole
82866N 功能描述:HEX DIE 5/8-18 制造商:apex tool group 系列:* 零件狀態(tài):在售 標(biāo)準(zhǔn)包裝:1