參數(shù)資料
型號: 82C836A-16
廠商: Electronic Theatre Controls, Inc.
英文描述: Single-Chip 386sx AT
中文描述: 單芯片386sx在
文件頁數(shù): 176/205頁
文件大?。?/td> 3878K
代理商: 82C836A-16
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁當前第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁
DMA Access to AT-Bus, On-board I/O, and ROM
Tables 12-12 through 12-14 are the specification requirements for DMA to access the
AT-bus, on-board I/O, and ROM.
Table 12-12.
DMA to AT-Bus, On-board I/O, and ROM----Output Responses
16MHz
20MHz
Symbol
Parameters
Min.
Max.
Min.
Max.
t190
-DACKn or -DACKEN delay from BUSCLK rise
----
50
----
50
t191
ALE rise from HLDA rise
----
75
----
70
t192
DMA Address delay from BUSCLK rise
----
40
----
35
t194
Command fall from BUSCLK rise
----
45
----
40
t195
Command rise from BUSCLK rise
----
45
----
40
t197
TC rise from BUSCLK rise
----
40
----
40
t198
TC fall from BUSCLK rise
----
40
----
35
t199
LOMEGCS delay from A16-23
----
35
----
35
t200
Hold delay from PROCCLK rise at start of T-state
5
36
5
33
t201
DSELA, B delay from OSC2 rise in MRA mode
----
35
----
35
t202
DACKA, B, C valid before DACKEN fall in MRA
mode
0
----
0
----
t203
DACKA, B, C hold after DACKEN rise in MRA
mode
0
----
0
----
Note: DMA address refers to A0-23, MODA0, MODA20, and -BHE.
Table 12-13.
DMA to AT-Bus, On-board I/O, and ROM----Formula Specifications
16MHz
20MHz
Symbol
Critical Path
Formula
Min.
Max.
Min.
Max.
te194
Command low time
t194-t195
----
10
----
10
te195
Command high time
t195-t194
----
10
----
10
I
AC Characteristics 16- and 20MHz
System Characteristics
12-8
Revision 3.0
P R E L I M I N A R Y
Chips and Technologies, Inc.
相關PDF資料
PDF描述
82C836A-20 Single-Chip 386sx AT
82C836B Single-Chip 386sx AT
82C862 FireLink USB Dual Controller Quad Port USB
82C931 Plug and Play Integrated Audio Controller
82S09 576-BIT BIPOLAR RAM (64 X 9)
相關代理商/技術參數(shù)
參數(shù)描述
82C836A-20 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Single-Chip 386sx AT
82C836B 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Single-Chip 386sx AT
82C83H 制造商:INTERSIL 制造商全稱:Intersil Corporation 功能描述:CMOS Octal Latching Inverting Bus Driver
82C84 制造商:INTERSIL 制造商全稱:Intersil Corporation 功能描述:CMOS Clock Generator Driver
82C84A 制造商:INTERSIL 制造商全稱:Intersil Corporation 功能描述:CMOS Clock Generator Driver