參數(shù)資料
型號: 82C836A-16
廠商: Electronic Theatre Controls, Inc.
英文描述: Single-Chip 386sx AT
中文描述: 單芯片386sx在
文件頁數(shù): 21/205頁
文件大小: 3878K
代理商: 82C836A-16
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁當(dāng)前第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁
Table 2-2.
Local Bus Interface Signals (continued)
Pin
Type
Name
Description
4
Input
-ADS
Processor Address Strobe from the 80386sx. Provides
timing markers for new address and start of cycle.
Tri-stated during a hold acknowledge state.
31
Input
W/-R
Processor Write/Read status. Indicates whether the
CPU cycle is a write or read.
32
Input
D/-C
Processor Data/Control status. Indicates whether the
CPU cycle is a data access or code/control cycle.
34
Input
M/-IO
Memory or I/O select from CPU. Indicates whether
the CPU cycle is a memory access or an I/O.
37
Bidirectional
-READY
Active-low signal indicates the end of a cycle.
-READY is normally controlled by the 82C836 and
should be connected to the 80386sx -READY input.
For external cache and coprocessor support, this
signal can be programmed to operate as an input.
137
Output
-NA (-STCYC)
Next Address Request to the 80386sx. Requests the
CPU to enter pipeline mode if possible. Can be
programmed to operate as a CPU Cycle Start indicator
instead of -NA if desired. Usable as an address latch
(-ADRL) control in either case.
36
Output
HOLD
Hold Request is an active-high output to the processor
that requests bus access for Refresh, DMA or Master
cycles. HOLD should be connected to the processor’s
HOLD input.
35
Input
HLDA
Hold Acknowledge is an active-high input from the
processor indicating when the CPU local bus has been
given up by the processor. HLDA should be
connected to the 80386sx processor’s HLDA pin.
143
Output
NMI
Non-Maskable Interrupt is generated as a result of a
parity error or an I/O channel error (-IOCHCK). NMI
should be connected to the processor’s NMI input.
The 80386sx responds to a low-to-high transition on
NMI.
144
Output
INTR
Interrupt Request is an active-high request to the CPU
to suspend the current process and acknowledge the
request. INTR should be connected to the INTR input
to the CPU.
I
Signal Descriptions
Pin Assignments
2-4
Revision 3.0
P R E L I M I N A R Y
Chips and Technologies, Inc.
相關(guān)PDF資料
PDF描述
82C836A-20 Single-Chip 386sx AT
82C836B Single-Chip 386sx AT
82C862 FireLink USB Dual Controller Quad Port USB
82C931 Plug and Play Integrated Audio Controller
82S09 576-BIT BIPOLAR RAM (64 X 9)
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
82C836A-20 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Single-Chip 386sx AT
82C836B 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Single-Chip 386sx AT
82C83H 制造商:INTERSIL 制造商全稱:Intersil Corporation 功能描述:CMOS Octal Latching Inverting Bus Driver
82C84 制造商:INTERSIL 制造商全稱:Intersil Corporation 功能描述:CMOS Clock Generator Driver
82C84A 制造商:INTERSIL 制造商全稱:Intersil Corporation 功能描述:CMOS Clock Generator Driver