Note: Green indicates VSS, Red indicates VDD, Yellow indicates" />
參數(shù)資料
型號: DS3184N+
廠商: Maxim Integrated Products
文件頁數(shù): 310/400頁
文件大?。?/td> 0K
描述: IC PACKET PHY W/LIU 400-CSBGA
產(chǎn)品培訓(xùn)模塊: Lead (SnPb) Finish for COTS
Obsolescence Mitigation Program
標(biāo)準(zhǔn)包裝: 40
類型: 調(diào)幀器
應(yīng)用: 數(shù)據(jù)傳輸
安裝類型: 表面貼裝
封裝/外殼: 400-BBGA
供應(yīng)商設(shè)備封裝: 400-PBGA(27x27)
包裝: 管件
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁第300頁第301頁第302頁第303頁第304頁第305頁第306頁第307頁第308頁第309頁當(dāng)前第310頁第311頁第312頁第313頁第314頁第315頁第316頁第317頁第318頁第319頁第320頁第321頁第322頁第323頁第324頁第325頁第326頁第327頁第328頁第329頁第330頁第331頁第332頁第333頁第334頁第335頁第336頁第337頁第338頁第339頁第340頁第341頁第342頁第343頁第344頁第345頁第346頁第347頁第348頁第349頁第350頁第351頁第352頁第353頁第354頁第355頁第356頁第357頁第358頁第359頁第360頁第361頁第362頁第363頁第364頁第365頁第366頁第367頁第368頁第369頁第370頁第371頁第372頁第373頁第374頁第375頁第376頁第377頁第378頁第379頁第380頁第381頁第382頁第383頁第384頁第385頁第386頁第387頁第388頁第389頁第390頁第391頁第392頁第393頁第394頁第395頁第396頁第397頁第398頁第399頁第400頁
DS3181/DS3182/DS3183/DS3184
378
Figure 14-2. DS3183 Pin Assignments—400-Lead TE-PBGA
Note: Green indicates VSS, Red indicates VDD, Yellow indicates system interface pins, and blank cells indicate no connect balls.
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
A
VSS
VDD
RPOS1 VDD_RX3
RXN3
TXN3
TSOFO1 TLCLK1
TPDENO
1
RPDAT3 RCLKO3 RLCLK3 TCLKO3
TCLKI3
RNEG3
TADR[1]
TPRTY
TADR[0]
TEN*
VSS
B MODE
ROHSOF
1
RNEG1
TCLKI1
RXP3
TXP3
TSOFI1
RLCLK1 TPDAT1
TPDENO
3
RSER3
RSOFO3 RPDENI3 TNEG3
RPOS3
RST*
TMOD[0] TMOD[1] TDATA[9]
VDD
C GPIO[5] GPIO[6]
A[10]
TPOS1 TPDENI1 VDD_JA3
TOHSOF
1
TOHCLK1 RPDAT1 TPDAT3 TLCLK3 TSOFO3
TSER3
TPOS3
TADR[4]
TDATA[21
]
TDATA[19
]
TDATA[20
]
TDATA[25
]
TDATA[8]
D VDD_RX1 A[5]
A[9]
TNEG1
ROHCLK
1
RPDENI1 TCLKO1
TOH1
RCLKO1
ROH1
TOH3
TSOFI3 TPDENI3
ROHSOF
3
TADR[3]
TDATA[22
]
TDATA[26
]
TDATA[27
]
TDXA[4] TDXA[2]
E
A[1]
A[4]
A[8]
JTRST* TOHEN1
TSER1 VDD_TX3 RSOFO1 RSER1
ROH3
TOHCLK3
TOHSOF
3
ROHCLK
3
TOHEN3 TADR[2]
TDATA[23
]
RDATA[2
7]
RDATA[2
0]
TDXA[3] RDXA[4]
F RXN1
RXP1
JTCLK
JTMS
GPIO[1]
VDD
VSS
VDD
RDATA[3
1]
RDATA[2
6]
RDXA[3] RDXA[2]
TDATA[24
]
G VDD_JA1 A[3]
A[7]
JTDO
GPIO[2]
VDD
VSS
VDD
RDATA[3
0]
RDATA[2
5]
REN*
RDATA[1
9]
RDATA[1
7]
H
A[0]
A[2]
A[6]
VDD
VSS
VDD
RDATA[2
9]
RDATA[2
4]
RDATA[2
2]
RDATA[1
8]
RDATA[1
6]
J TXN1
TXP1
JTDI
VDD_TX1
D[15]
VSS
RDATA[2
8]
RDATA[2
3]
RDATA[2
1]
RERR
TSCLK
K CLKA
RDY*
RD*
WR*
VDD_CLA
D
VSS
TSPA
TDXA[1]
RVAL
RDXA[1]
RPRTY
L CLKB
CLKC
CS*
INT*
WIDTH
VSS
REOP
RSOX
RMOD[0] RMOD[1] RDATA[0]
M TXN2
TXP2
TEST*
VSS
RDATA[1
5]
RDATA[1
1]
RDATA[2] RDATA[1] RSCLK
N VDD_TX2 ALE
D[6]
D[11]
VDD_JA2
VDD
VSS
VDD
RDATA[1
4]
RDATA[1
0]
RDATA[5] RDATA[4] RDATA[3]
P
D[0]
D[2]
D[7]
D[12]
GPIO[4]
VDD
VSS
VDD
RDATA[1
3]
RDATA[9] RDATA[8] RDATA[7] RDATA[6]
R RXN2
RXP2
HIZ*
D[13]
GPIO[3]
VDD
VSS
VDD
RDATA[1
2]
TDATA[16
]
RADR[2] RADR[1] RADR[0]
T VDD_RX2 D[3]
D[8]
D[14]
TOHEN2
TSER2
RSOFO2 RSER2
TDATA[30
]
TDATA[17
]
TDATA[18
]
TDATA[1] RADR[4] RADR[3]
U
D[1]
D[4]
D[9]
TNEG2
ROHCLK
2
RPDENI2 TCLKO2
TOH2
RCLKO2
ROH2
TDATA[31
]
TDATA[29
]
TDATA[28
]
TDATA[6] TDATA[3] TDATA[0]
V GPIO[7] GPIO[8]
D[10]
TPOS2 TPDENI2
TOHSOF
2
TOHCLK2 RPDAT2
TEOP
TDATA[15
]
TDATA[12
]
TDATA[5] TDATA[4] TDATA[2]
W
VDD
D[5]
RNEG2
TCLKI2
TSOFI2
RLCLK2 TPDAT2
TSOX
TDATA[14
]
TDATA[11
]
TDATA[10
]
TDATA[7]
Y
VSS
ROHSOF
2
RPOS2
TSOFO2 TLCLK2
TPDENO
2
TSX
TERR
TDATA[13
]
VDD
VSS
Figure 14-3. DS3182 Pin Assignments—400-Lead TE-PBGA
Note: Green indicates VSS, Red indicates VDD, Yellow indicates system interface pins, and blank cells indicate no connect balls.
123456789
10
11
12
13
14
15
16
17
18
19
20
A VSS
VDD
RPOS1
TSOFO1
TLCLK1
TPDENO
1
TADR[1]
TPRTY
TADR[0]
TEN*
VSS
B MODE
ROHSOF
1
RNEG1
TCLKI1
TSOFI1
RLCLK1
TPDAT1
RST*
TMOD[0] TMOD[1] TDATA[9]
VDD
C GPIO[5] GPIO[6]
A[10]
TPOS1
TPDENI1
TOHSOF
1
TOHCLK1 RPDAT1
TADR[4]
TDATA[21
]
TDATA[19
]
TDATA[20
]
TDATA[25
]TDATA[8]
D VDD_RX1 A[5]
A[9]
TNEG1
ROHCLK
1
RPDENI1 TCLKO1
TOH1
RCLKO1
ROH1
TADR[3]
TDATA[22
]
TDATA[26
]
TDATA[27
]TDXA[4]
TDXA[2]
E
A[1]
A[4]
A[8]
JTRST*
TOHEN1
TSER1
RSOFO1
RSER1
TADR[2]
TDATA[23
]
RDATA[2
7]
RDATA[2
0]
TDXA[3]
RDXA[4]
F RXN1
RXP1
JTCLK
JTMS
GPIO[1]
VDD
VSS
VDD
RDATA[3
1]
RDATA[2
6]
RDXA[3]
RDXA[2]
TDATA[24
]
G VDD_JA1
A[3]
A[7]
JTDO
GPIO[2]
VDD
VSS
VDD
RDATA[3
0]
RDATA[2
5]
REN*
RDATA[1
9]
RDATA[1
7]
H
A[0]
A[2]
A[6]
VDD
VSS
VDD
RDATA[2
9]
RDATA[2
4]
RDATA[2
2]
RDATA[1
8]
RDATA[1
6]
J TXN1
TXP1
JTDI
VDD_TX1
D[15]
VSS
RDATA[2
8]
RDATA[2
3]
RDATA[2
1]
RERR
TSCLK
K CLKA
RDY*
RD*
WR*
VDD_CLA
D
VSS
TSPA
TDXA[1]
RVAL
RDXA[1]
RPRTY
L CLKB
CLKC
CS*
INT*
WIDTH
VSS
REOP
RSOX
RMOD[0] RMOD[1] RDATA[0]
M TXN2
TXP2
TEST*
VSS
RDATA[1
5]
RDATA[1
1]
RDATA[2] RDATA[1] RSCLK
N VDD_TX2 ALE
D[6]
D[11]
VDD_JA2
VDD
VSS
VDD
RDATA[1
4]
RDATA[1
0]
RDATA[5] RDATA[4] RDATA[3]
P
D[0]
D[2]
D[7]
D[12]
GPIO[4]
VDD
VSS
VDD
RDATA[1
3]
RDATA[9] RDATA[8] RDATA[7] RDATA[6]
R RXN2
RXP2
HIZ*
D[13]
GPIO[3]
VDD
VSS
VDD
RDATA[1
2]
TDATA[16
]
RADR[2] RADR[1] RADR[0]
T VDD_RX2 D[3]
D[8]
D[14]
TOHEN2
TSER2
RSOFO2
RSER2
TDATA[30
]
TDATA[17
]
TDATA[18
]
TDATA[1] RADR[4] RADR[3]
U
D[1]
D[4]
D[9]
TNEG2
ROHCLK
2
RPDENI2 TCLKO2
TOH2
RCLKO2
ROH2
TDATA[31
]
TDATA[29
]
TDATA[28
]
TDATA[6] TDATA[3] TDATA[0]
V GPIO[7] GPIO[8]
D[10]
TPOS2
TPDENI2
TOHSOF
2
TOHCLK2 RPDAT2
TEOP
TDATA[15
]
TDATA[12
]
TDATA[5] TDATA[4] TDATA[2]
W VDD
D[5]
RNEG2
TCLKI2
TSOFI2
RLCLK2
TPDAT2
TSOX
TDATA[14
]
TDATA[11
]
TDATA[10
]TDATA[7]
Y
VSS
ROHSOF
2
RPOS2
TSOFO2
TLCLK2
TPDENO
2
TSX
TERR
TDATA[13
]
VDD
VSS
相關(guān)PDF資料
PDF描述
DS3184+ IC PACKET PHY W/LIU 400-CSBGA
MAX4507CWN IC SIGNAL LINE PROTECTOR 18-SOIC
MAX4507CAP IC SIGNAL LINE PROTECTOR 20-SSOP
LFXP20C-4F484I IC FPGA 19.7KLUTS 340I/O 484-BGA
MAX4505EUK-T IC SIGNAL LINE PROTECTOR SOT23-5
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
DS3184N+ 功能描述:網(wǎng)絡(luò)控制器與處理器 IC Quad ATM/Packet PHYs w/Built-In LIU RoHS:否 制造商:Micrel 產(chǎn)品:Controller Area Network (CAN) 收發(fā)器數(shù)量: 數(shù)據(jù)速率: 電源電流(最大值):595 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:PBGA-400 封裝:Tray
DS318PIN 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Industrial Control IC
DS-318PIN 制造商:MA-COM 制造商全稱:M/A-COM Technology Solutions, Inc. 功能描述:Plug-In Two-Way Power Divider, 5 - 500 MHz
DS-318-PIN 功能描述:信號調(diào)節(jié) RoHS:否 制造商:EPCOS 產(chǎn)品:Duplexers 頻率:782 MHz, 751 MHz 頻率范圍: 電壓額定值: 帶寬: 阻抗:50 Ohms 端接類型:SMD/SMT 封裝 / 箱體:2.5 mm x 2 mm 工作溫度范圍:- 30 C to + 85 C 封裝:Reel
DS319 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Two-Way Power Divider 10500 MHz