參數資料
型號: 82C836A-20
廠商: Electronic Theatre Controls, Inc.
英文描述: Single-Chip 386sx AT
中文描述: 單芯片386sx在
文件頁數: 24/205頁
文件大小: 3878K
代理商: 82C836A-20
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁當前第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁
Table 2-5.
I/O Channel Interface Signals (continued)
Pin
Type
Name
Description
41
Input
IOCHRDY
I/O Channel Ready is used by I/O channel or
XD-bus devices to lengthen their R/W cycles.
Normally, IOCHRDY is high; it is pulled low to
extend the cycle time. This input should be driven
by an open collector driver.
40
Input
-0WS (-LBA)
Zero Wait-State is an active-low input from the I/O
channel. This signal allows the present bus cycle to
terminate without inserting any additional wait-states
-0WS should be driven with an open collector or a
tri-state driver. For external cache support, this
signal can also be programmed to act as a Local Bus
Access (-LBA) input as well as the AT bus -0WS
input.
83
Bidirectional
-IOCS16
I/O 16-bit Chip Select is an active-low signal.
-IOCS16 is an input from the I/O channel and
XD-bus peripherals, indicating that the accessed
resource can support 16-bit data transfers. -IOCS16
is an output for I/O accesses to the EMS I/O ports.
-IOCS16 should be driven with an open collector or
tri-state driver.
82
Bidirectional
-MEMCS16
Memory 16-bit Chip Select is an active-low signal.
-MEMCS16 is an input from the I/O channel and
XD-bus peripherals, indicating that the accessed
resource can support 16-bit data transfers.
-MEMCS16 is an output for CPU or Master accesses
to on-board DRAM or to 16-bit on-board ROM.
42
Input
-IOCHCK
I/O Channel Check is an active-low signal from the
I/O channel used to trigger an NMI in the processor
in the event of an unrecoverable I/O channel error.
54-50
Input
IRQ0<3:7>
----
49
Input
IRQ09
----
84-86
Input
IRQ<10:12>
----
88-87
Input
IRQ<14:15>
Interrupt Requests 3-7, 9, 10-12, 14-15 are
asynchronous inputs to the 82C836 interrupt
controllers. These requests are prioritized with
IRQ03 having the highest priority and IRQ15 the
lowest. The request line is held active until
acknowledged by the processor with an interrupt
acknowledge cycle.
90
Input
DRQ0/DSELB
----
48
Input
DRQ1/DSELA
----
46
Input
DRQ2/DRQA
----
44
Input
DRQ3/DRQB
----
92
Input
DRQ5/-CAS3H
----
94
Input
DRQ6/-CAS2H
----
Pin Assignments
Signal Descriptions
I
Chips and Technologies, Inc.
P R E L I M I N A R Y
Revision 3.0
2-7
相關PDF資料
PDF描述
82C836B Single-Chip 386sx AT
82C862 FireLink USB Dual Controller Quad Port USB
82C931 Plug and Play Integrated Audio Controller
82S09 576-BIT BIPOLAR RAM (64 X 9)
82S19 576-BIT BIPOLAR RAM (64 X 9)
相關代理商/技術參數
參數描述
82C836B 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Single-Chip 386sx AT
82C83H 制造商:INTERSIL 制造商全稱:Intersil Corporation 功能描述:CMOS Octal Latching Inverting Bus Driver
82C84 制造商:INTERSIL 制造商全稱:Intersil Corporation 功能描述:CMOS Clock Generator Driver
82C84A 制造商:INTERSIL 制造商全稱:Intersil Corporation 功能描述:CMOS Clock Generator Driver
82C84A/B 制造商: 功能描述: 制造商:undefined 功能描述: