參數(shù)資料
型號: PCI9060SD
廠商: Electronic Theatre Controls, Inc.
英文描述: 12O COMPATIBLE PCI BUS MASTER INTERFACE CHIP FOR ADAPTERS AND EMBEDDED SYSTEMS
中文描述: 12O兼容的PCI總線主控接口芯片的適配器和嵌入式系統(tǒng)
文件頁數(shù): 15/192頁
文件大小: 1551K
代理商: PCI9060SD
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁當(dāng)前第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁
SECTION 2
PCI 9080
BUS OPERATION
PLX Technology, Inc., 1997
Page 6
Version 1.02
2. BUS OPERATION
2.1 PCI BUS CYCLES
PCI 9080 is compliant with PCI Specification v2.1. Refer
to the PCI 2.1 spec for any specific features of the PCI
bus.
2.1.1 PCI Target Command Codes
As a target, PCI 9080 allows access to PCI 9080 internal
registers and local bus, using the commands listed in
Table 2-1.
Table 2-1. PCI Target Command Codes
Command Type
Code (C/BE[3:0]#)
I/O Read
0010 (2h)
I/O Write
0011 (3h)
Memory Read
0110 (6h)
Memory Write
0111 (7h)
Memory Read Multiple
1100 (Ch)
Memory Read Line
1110 (Eh)
Memory Write and Invalidate
1111 (Fh)
Configuration Read
1010 (Ah)
Configuration Write
1011 (Bh)
All read or write accesses to PCI 9080 can be byte,
word, or longword (Lword) accesses. All memory
commands are aliased to the basic memory commands.
All I/O accesses to PCI 9080 are decoded to an Lword
boundary. The byte enables are used to determine
which bytes are read or written. An I/O access with
illegal byte enable combinations is terminated with a
Target Abort.
2.1.2 PCI Master Command Codes
PCI 9080 can access the PCI bus to perform DMA
transfers or Direct Master Local to PCI Bus transfers.
During the Direct master or DMA transfer, the command
code assigned to PCI 9080 internal register location
(PCI:6Ch)(LOC:ECh) bits [15:0] is used as the PCI
command code (refer to Table 4-59[15:0]). Table 2-2
through Table 2-5 list the various PCI Master Command
codes.
Note:
command codes when the PCI 9080 is master.
Programmable internal registers determine PCI
Note:
accesses.
DMA cannot perform I/O or configuration
2.1.2.1 DMA Master Command Codes
DMA controllers of PCI 9080 can generate the memory
cycles listed in Table 2-2.
Table 2-2. DMA Master Command Codes
Command Type
Code (C/BE[3:0]#)
Memory Read
0110 (6h)
Memory Write
0111 (7h)
Memory Read Multiple
1100 (Ch)
Memory Read Line
1110 (Eh)
Memory Write and Invalidate
1111 (Fh)
2.1.2.2 Direct Local to PCI Command
Codes
For direct local to PCI bus accesses, PCI 9080
generates the cycles listed in Table 2-3 through
Table 2-5.
Table 2-3. Local to PCI Memory Access
Command Type
Code (C/BE[3:0]#)
Memory Read
0110 (6h)
Memory Write
0111 (7h)
Memory Read Multiple
1100 (Ch)
Memory Read Line
1110 (Eh)
Table 2-4. Local to PCI I/O Access
Command Type
Code (C/BE[3:0]#)
I/O Read
0010 (2h)
I/O Write
0011 (3h)
Table 2-5. Local to PCI Configuration Access
Command Type
Code (C/BE[3:0]#)
Configuration Memory Read
1010 (Ah)
Configuration Memory Write
1011 (Bh)
2.1.3 PCI Arbitration
PCI 9080 asserts output REQ# to request the PCI bus.
PCI 9080 can be programmed using bit 23 of (PCI:08h
or PCI:ACh)(LOC:88h or LOC:12Ch) (refer to Table 4-
35[23]) to de-assert REQ# when it asserts FRAME#
during a bus master cycle, or to keep REQ# asserted for
the entire bus master cycle. PCI 9080 always de-asserts
相關(guān)PDF資料
PDF描述
PCI950PT PC Card Support
PCI9656-AC66BI Controller Miscellaneous - Datasheet Reference
PCIB40 PC(ISA)BUS I/O CARD
PCICLOCKGEN_R001 AMD Alchemy? Solutions Au1500? PCI Clock Generation?
PCK2000 CK97 (66/100MHz) System Clock Generator(CK97 (66/100MHz) 系統(tǒng)時鐘發(fā)生器)
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
PCI9060SD-1AF 功能描述:數(shù)字總線開關(guān) IC PCI Bus Interface RoHS:否 制造商:Texas Instruments 開關(guān)數(shù)量:24 傳播延遲時間:0.25 ns 最大工作溫度:+ 85 C 最小工作溫度:- 40 C 封裝 / 箱體:TSSOP-56 封裝:Reel
PCI9080 制造商:PLX 制造商全稱:PLX 功能描述:I2O Compatible PCI Bus Master I/O Accelerator Chip
PCI9080 REV3 制造商:PLX TECH 功能描述:
PCI9080-3 功能描述:外圍驅(qū)動器與原件 - PCI I2O Compatible PCI BUS MASTER I/O CHIP RoHS:否 制造商:PLX Technology 工作電源電壓: 最大工作溫度: 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FCBGA-1156 封裝:Tray
PCI9080-3 G 功能描述:外圍驅(qū)動器與原件 - PCI 32Bit Master Chip RoHS:否 制造商:PLX Technology 工作電源電壓: 最大工作溫度: 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FCBGA-1156 封裝:Tray