參數(shù)資料
型號: PCI9060SD
廠商: Electronic Theatre Controls, Inc.
英文描述: 12O COMPATIBLE PCI BUS MASTER INTERFACE CHIP FOR ADAPTERS AND EMBEDDED SYSTEMS
中文描述: 12O兼容的PCI總線主控接口芯片的適配器和嵌入式系統(tǒng)
文件頁數(shù): 57/192頁
文件大小: 1551K
代理商: PCI9060SD
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁當(dāng)前第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁
SECTION 4
PCI 9080
REGISTERS
PLX Technology, Inc., 1997
Page 48
Version 1.02
Table 4-4. Register Differences between PCI 9080 and PCI 9060SD
Register
PCI/Local Offset
Bits
Description
PCIIDR
00/00
31:16
Default changed from PCI 906D to PCI 9080
PCISR
06/06
6
User definable bit added
PCIBAR0
10/10
8:6
Register Bank size changed from 128 to 256
PCIBAR1
14/14
8:6
Register Bank size changed from 128 to 256
PCISVID
2C/2C
15:0
Subsystem Vendor ID Register
PCISID
2E/2E
15:0
Subsystem ID Register
31:0
Mode/Arbitration Register now accessible from PCI bus
23
PCI Request Mode
MARBR
08, AC/88, 12C
28
PCI Read/No Flush Mode
1
Direct Master Big Endian Mode
BIGEND
0C/8C
7
DMA Channel 0 Big Endian Mode
3:0
Direct Slave BREQo Delay Clocks
4
Local Bus BREQo Enable
EROMBA
14/94
5
BREQo Timer Resolution control
1:0
Local bus width now programmable in S mode
15
Single Read Access Mode removed
LBRD0
18/98
17:16
Local bus width now programmable in S mode
DMRR
1C/9C
31:16
Local Range Register for Direct Master to PCI
DMLBAM
20/A0
31:0
Local Bus Base Address Register for Direct Master to PCI Memory
DMLBAI
24/A4
31:0
Local Bus Base Address Register for Direct Master to PCI IO/CFG
DMPBAM
28/A8
31:0
PCI Base Address (Remap) Register for Direct Master to PCI Memory
LAS1RR
F0/170
31:0
Local Address Space 1 Range Register was at 30/B0 in PCI 9060SD
LAS1BA
F4/174
31:0
Local Address Space 1 Local Base Address Register (Remap) was at 34/B4
in PCI 9060SD
LBRD1
F8/178
31:0
Local Address Space 1 Bus Region Descriptor Register was at 38/B8
in PCI 9060SD
LBRD1
F8/178
15
Single Read Access Mode removed
MBOX0
40,78/C0
31:0
MBOX0 moved to PCI address 78 when Messaging Queue is enabled
MBOX1
44, 7C/C4
31:0
MBOX1 moved to PCI address 7C when Messaging Queue is enabled
MBOX4
50/D0
31:0
MBOX4 added
MBOX5
54/D4
31:0
MBOX5 added
MBOX6
58/D8
31:0
MBOX6 added
MBOX7
5C/DC
31:0
MBOX7 added
18
DMA Channel 0 interrupt enable
21
DMA Channel 0 interrupt active
24
Direct Master active during abort
INTCSR
68/E8
25
DMA Channel 0 active during abort
PCIHREV
74/F4
7:0
PCI Permanent Revision ID Register
相關(guān)PDF資料
PDF描述
PCI950PT PC Card Support
PCI9656-AC66BI Controller Miscellaneous - Datasheet Reference
PCIB40 PC(ISA)BUS I/O CARD
PCICLOCKGEN_R001 AMD Alchemy? Solutions Au1500? PCI Clock Generation?
PCK2000 CK97 (66/100MHz) System Clock Generator(CK97 (66/100MHz) 系統(tǒng)時鐘發(fā)生器)
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
PCI9060SD-1AF 功能描述:數(shù)字總線開關(guān) IC PCI Bus Interface RoHS:否 制造商:Texas Instruments 開關(guān)數(shù)量:24 傳播延遲時間:0.25 ns 最大工作溫度:+ 85 C 最小工作溫度:- 40 C 封裝 / 箱體:TSSOP-56 封裝:Reel
PCI9080 制造商:PLX 制造商全稱:PLX 功能描述:I2O Compatible PCI Bus Master I/O Accelerator Chip
PCI9080 REV3 制造商:PLX TECH 功能描述:
PCI9080-3 功能描述:外圍驅(qū)動器與原件 - PCI I2O Compatible PCI BUS MASTER I/O CHIP RoHS:否 制造商:PLX Technology 工作電源電壓: 最大工作溫度: 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FCBGA-1156 封裝:Tray
PCI9080-3 G 功能描述:外圍驅(qū)動器與原件 - PCI 32Bit Master Chip RoHS:否 制造商:PLX Technology 工作電源電壓: 最大工作溫度: 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FCBGA-1156 封裝:Tray