Semiconductor Group
I-2
2003-08
PEB 20560
Table of Contents
2.3.2.3
2.3.2.4
2.3.3
2.3.4
2.3.5
2.3.5.1
2.3.5.2
2.3.5.3
2.3.5.4
2.3.5.5
2.4
2.4.1
2.4.2
2.5
2.6
2.6.1
2.6.2
2.7
2.7.1
2.7.2
2.7.3
2.7.3.1
2.7.3.2
2.7.4
2.7.5
2.7.6
2.7.7
2.7.8
2.7.9
2.7.9.1
2.7.9.2
2.7.9.3
2.7.9.4
2.7.9.5
2.7.9.6
2.7.9.7
2.7.9.8
2.7.9.9
2.7.9.10
2.7.10
2.8
2.8.1
Page
SACCO-B1 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-49
SIDEC . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-50
ELIC1-Ports Multiplexer . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-51
IOM
-Multiplexer for DSP Connection to EPICs . . . . . . . . . . . . . . . . 2-52
PCM/IOM MUX Registers Description . . . . . . . . . . . . . . . . . . . . . . . 2-53
PCM/IOM MUX Mode Register (MMODE) . . . . . . . . . . . . . . . . . . . 2-53
CFI Channel Select 0 Register (MCCHSEL0) . . . . . . . . . . . . . . . . 2-54
CFI Channel Select 1 Register (MCCHSEL1) . . . . . . . . . . . . . . . . 2-55
CFI Channel Select 2 Register (MCCHSEL2) . . . . . . . . . . . . . . . . 2-56
PCM Channel Select 0 Register (MPCHSEL0) . . . . . . . . . . . . . . . 2-57
Channel Indication Logic (CHI) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-58
CHI Configuration Register (VMODR) . . . . . . . . . . . . . . . . . . . . . . . 2-58
CHI Control Registers (VDATR0:VDATR3) . . . . . . . . . . . . . . . . . . . 2-59
FSC with Delay (FSCD) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-60
Digital Signal Processor (DSP) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-61
DSP Kernel Block Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-61
DSP Instruction Set . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-61
DSP Control Unit (DCU) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-62
General . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-62
DSP Address Decoding . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-62
Control of External Memories / Registers . . . . . . . . . . . . . . . . . . . . . 2-63
Memory Configuration Register (MEMCONFR) . . . . . . . . . . . . . . . 2-68
Test Configuration Register (TESTCONFR) . . . . . . . . . . . . . . . . . . 2-69
Emulation Support . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-70
Interrupt Handling and Test Support . . . . . . . . . . . . . . . . . . . . . . . . . 2-70
Run Time Statistics Counter and Register (STATC and STATR) . . . 2-71
Program Write Protection Register (PASSR) . . . . . . . . . . . . . . . . . . 2-73
Serial (via JTAG) Emulation Configuration Register (JCONF) . . . . . 2-73
Boot Support . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-74
Boot Sequence . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-74
Emulation Boot . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-75
Boot Procedure . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-75
Boot ROM . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-75
μ
P Boot . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-76
Mail Box Instructions Format . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-77
Write Program Memory Command . . . . . . . . . . . . . . . . . . . . . . . . . 2-77
OAK Opcodes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-78
Boot Configuration Register (BOOTCONF) . . . . . . . . . . . . . . . . . . 2-79
The Bootroutine . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-79
Sine Table ROM . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-87
PCM-DSP Interface Unit (PEDIU) . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-88
General Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-88