Semiconductor Group
I-7
2003-08
PEB 20560
Table of Contents
5.1.1.5.4
5.1.1.5.5
5.1.1.5.6
5.1.1.5.7
5.1.1.5.8
5.1.1.5.9
5.1.1.5.10
5.1.1.5.11
5.1.1.5.12
5.1.1.5.13
5.1.1.5.14
5.1.1.5.15
5.1.1.5.16
5.1.1.5.17
5.1.1.5.18
5.1.1.5.19
5.1.1.5.20
5.1.1.5.21
5.1.1.5.22
5.1.1.6
5.1.1.6.1
5.1.1.6.2
5.1.1.6.3
5.1.1.6.4
5.1.1.6.5
5.1.1.6.6
5.1.1.6.7
5.1.1.6.8
5.1.1.6.9
5.1.1.6.10
5.1.1.6.11
5.1.1.6.12
5.1.1.6.13
5.1.1.6.14
5.1.1.6.15
5.1.1.6.16
5.1.1.6.17
5.1.1.6.18
5.1.1.6.19
5.1.1.6.20
5.1.1.6.21
5.1.1.6.22
Page
Mask Register (MASK_A/B) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-57
Extended Interrupt Register (EXIR_A/B) . . . . . . . . . . . . . . . . . . . 5-58
Command Register (CMDR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-59
Mode Register (MODE) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-60
Channel Configuration Register 1 (CCR1) . . . . . . . . . . . . . . . . . . 5-61
Channel Configuration Register 2 (CCR2) . . . . . . . . . . . . . . . . . . 5-62
Receive Length Check Register (RLCR) . . . . . . . . . . . . . . . . . . . 5-62
Status Register (STAR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-62
Receive Status Register (RSTA) . . . . . . . . . . . . . . . . . . . . . . . . . 5-63
Receive HDLC-Control Register (RHCR) . . . . . . . . . . . . . . . . . . . 5-65
Transmit Address Byte 1 (XAD1) . . . . . . . . . . . . . . . . . . . . . . . . . 5-65
Transmit Address Byte 2 (XAD2) . . . . . . . . . . . . . . . . . . . . . . . . . 5-65
Receive Address Byte Low Register 1 (RAL1) . . . . . . . . . . . . . . . 5-66
Receive Address Byte Low Register 2 (RAL2) . . . . . . . . . . . . . . . 5-66
Receive Address Byte High Register 1 (RAH1) . . . . . . . . . . . . . . 5-67
Receive Address Byte High Register 2 (RAH2) . . . . . . . . . . . . . . 5-67
Receive Byte Count Low (RBCL) . . . . . . . . . . . . . . . . . . . . . . . . . 5-67
Receive Byte Count High (RBCH) . . . . . . . . . . . . . . . . . . . . . . . . 5-68
Version Status Register (VSTR) . . . . . . . . . . . . . . . . . . . . . . . . . . 5-68
SACCO-B Register Description . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-68
Receive FIFO (RFIFO) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-68
Transmit FIFO (XFIFO) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-69
Interrupt Status Register (ISTA_A/B) . . . . . . . . . . . . . . . . . . . . . . 5-70
Mask Register (MASK_A/B) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-71
Extended Interrupt Register (EXIR_A/B) . . . . . . . . . . . . . . . . . . . 5-71
Command Register (CMDR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-72
Mode Register (MODE) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-74
Channel Configuration Register 1 (CCR1) . . . . . . . . . . . . . . . . . . 5-75
Channel Configuration Register 2 (CCR2) . . . . . . . . . . . . . . . . . . 5-77
Receive Length Check Register (RLCR) . . . . . . . . . . . . . . . . . . . 5-78
Status Register (STAR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-78
Receive Status Register (RSTA) . . . . . . . . . . . . . . . . . . . . . . . . . 5-79
Receive HDLC-Control Register (RHCR) . . . . . . . . . . . . . . . . . . . 5-81
Transmit Address Byte 1 (XAD1) . . . . . . . . . . . . . . . . . . . . . . . . . 5-81
Transmit Address Byte 2 (XAD2) . . . . . . . . . . . . . . . . . . . . . . . . . 5-82
Receive Address Byte Low Register 1 (RAL1) . . . . . . . . . . . . . . . 5-82
Receive Address Byte Low Register 2 (RAL2) . . . . . . . . . . . . . . . 5-83
Receive Address Byte High Register 1 (RAH1) . . . . . . . . . . . . . . 5-83
Receive Address Byte High Register 2 (RAH2) . . . . . . . . . . . . . . 5-83
Receive Byte Count Low (RBCL) . . . . . . . . . . . . . . . . . . . . . . . . . 5-84
Receive Byte Count High (RBCH) . . . . . . . . . . . . . . . . . . . . . . . . 5-84
Transmit Byte Count Low (XBCL) . . . . . . . . . . . . . . . . . . . . . . . . 5-84