參數(shù)資料
型號: SC2200UFH-233
廠商: National Semiconductor Corporation
元件分類: 微處理器
英文描述: Thin Client On a Chip
中文描述: 瘦客戶機片上
文件頁數(shù): 167/433頁
文件大?。?/td> 3255K
代理商: SC2200UFH-233
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁當前第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁第300頁第301頁第302頁第303頁第304頁第305頁第306頁第307頁第308頁第309頁第310頁第311頁第312頁第313頁第314頁第315頁第316頁第317頁第318頁第319頁第320頁第321頁第322頁第323頁第324頁第325頁第326頁第327頁第328頁第329頁第330頁第331頁第332頁第333頁第334頁第335頁第336頁第337頁第338頁第339頁第340頁第341頁第342頁第343頁第344頁第345頁第346頁第347頁第348頁第349頁第350頁第351頁第352頁第353頁第354頁第355頁第356頁第357頁第358頁第359頁第360頁第361頁第362頁第363頁第364頁第365頁第366頁第367頁第368頁第369頁第370頁第371頁第372頁第373頁第374頁第375頁第376頁第377頁第378頁第379頁第380頁第381頁第382頁第383頁第384頁第385頁第386頁第387頁第388頁第389頁第390頁第391頁第392頁第393頁第394頁第395頁第396頁第397頁第398頁第399頁第400頁第401頁第402頁第403頁第404頁第405頁第406頁第407頁第408頁第409頁第410頁第411頁第412頁第413頁第414頁第415頁第416頁第417頁第418頁第419頁第420頁第421頁第422頁第423頁第424頁第425頁第426頁第427頁第428頁第429頁第430頁第431頁第432頁第433頁
Revision 3.0
167
www.national.com
G
Core Logic Module
(Continued)
5.2.9
The Core Logic module integrates advanced power man-
agement features including idle timers for common system
peripherals, address trap registers for programmable
address ranges for I/O or memory accesses, four program-
mable general purpose external inputs, clock throttling with
automatic speedup for the GX1 clock, software GX1 stop
clock, 0V Suspend/Resume with peripheral shadow regis-
ters, and a dedicated serial bus to/from the GX1 module
providing power management status.
Power Management Logic
The Core Logic module is ACPI (Advanced Configuration
Power Interface) compliant. An ACPI-compliant system is
one whose underlying BIOS, device drivers, chipset and
peripherals conform to revision 1.0 of the ACPI specifica-
tion. The Core Logic also supports Advanced Power Man-
agement (APM).
The SC2200 provides the following support of ACPI states:
CPU States: C0, C1, and C3.
Sleep States:
— SL1/SL2 - ACPI S1 equivalent.
— SL3 - ACPI S3 equivalent.
— SL4 - ACPI S4 equivalent.
— SL5 - ACPI S5 equivalent.
General Purpose Events: Fully programmable GPE0
Event Block registers.
Wakeup Events: Supported through GPWIO[2:0] which
are powered by standby voltage and generate SMIs.
See registers at F1BAR1+I/O Offset 0Ah and
F1BAR1+I/O Offset 12h. Also see Section 4.6 "System
Wakeup Control (SWC)" on page 125 and Table 5-5
"Wakeup Events Capability" on page 168.
SC2200 device power management is highly tuned for low
power systems. It allows the system designer to implement
a wide range of power saving modes using a wide range of
capabilities and configuration options.
SC2200 controls the following functions directly:
The system clocks.
Core processor power states.
Wakeup/resume event detection, including general
purpose events.
Power supply and power planes.
It also supports systems with an external micro controller
that is used as a power management controller.
5.2.9.1
The SC2200 supports three CPU states: C0, C1 and C3
(the Core Logic C2 CPU state is not supported). These
states are fully compliant with the ACPI specification, revi-
sion 1.0. These states occur in the Working state only
(S0/G0). They have no meaning when the system transi-
tions into a Sleep state. For details on the various Sleep
states, see Section 5.2.9.2 "Sleep States" on page 167.
CPU States
C0 Power State - On
In this state the GX1 module executes code. This state has
two sub-states: Full Speed or Throttling; selected via the
THT_EN bit (F1BAR1+I/O Offset 00h[4]).
C1 Power State - Active Idle
The SC2200 enters the C1 state, when the Halt Instruction
(HLT) is executed. It exits this state back to the C0 state
upon an NMI, an unmasked interrupt, or an SMI. The Halt
instruction stops program execution and generates a spe-
cial Halt bus cycle. (See “Usage Hints” on page 170.)
Bus masters are supported in the C1 state and the SC2200
will temporarily exit C1 to perform a bus master transaction.
C2 Power State
The SC2200 does not support the C2 power state. All rele-
vant registers and bit fields in the Core Logic are reserved.
C3 Power State
The SC2200 enters the C3 state, when the P_LVL3 register
(F1BAR1+I/O Offset 05h) is read. It exits this state back to
the C0 state (Full Speed or Throttling, depending on the
THT_EN bit) upon:
An NMI, an unmasked interrupt, or an SMI.
A bus master request, if enabled via the BM_RLD bit
(F1BAR1+I/O Offset 0Ch[1]).
In this state, the GX1 module is in Suspend Refresh mode
(for details, see the Power Management section of the
GX1
Processor Series Datasheet
, and Section 5.2.9.5 "Usage
Hints" on page 170).
PCI arbitration should be disabled prior entering the C3
state via the ARB_DIS bit in the PM2_CNT register
(F1BAR1+I/O Offset 20h[0]) because a PCI arbitration
event could start after P_LVL3 has been read. After
wakeup ARB_DIS needs to be cleared.
5.2.9.2
The SC2200 supports four Sleep states (SL1-SL3) and the
Soft Off state (G2/S5). These states are fully compliant
with the ACPI specification, revision 1.0.
Sleep States
When the SLP_EN bit (F1BAR1+I/O Offset 0Ch[13]) is set
to 1, the SC2200 enters an SLx state according to the
SLP_TYPx field (F1BAR1+I/O Offset 0Ch[12:10]). It exits
the Sleep state back to the S0 state (C0 state - Full Speed
or Throttling, depending on the THT_EN bit) upon an
enabled power management event. Table 5-5 on page 168
lists wakeup events from the various Sleep states.
相關PDF資料
PDF描述
SC2200UFH-266 Thin Client On a Chip
SC246 SILICON BIDIRECTIONAL THYRISTORS
SC41343DW Encoder and Decoder Pairs
SC41343P Encoder and Decoder Pairs
SC41344DW Encoder and Decoder Pairs
相關代理商/技術參數(shù)
參數(shù)描述
SC2200UFH-233B D3 制造商:Advanced Micro Devices 功能描述:
SC2200UFH-266 制造商:NSC 制造商全稱:National Semiconductor 功能描述:Thin Client On a Chip
SC2200UFH-266F 33 制造商:Advanced Micro Devices 功能描述:AMD Geode Processor
SC2203GH 制造商:Rochester Electronics LLC 功能描述:- Bulk
SC220-40 制造商:ZARLINK 制造商全稱:Zarlink Semiconductor Inc 功能描述:XpressFlow 2020 Ethernet Routing Switch Chipset