參數(shù)資料
型號: AD9548BCPZ
廠商: Analog Devices Inc
文件頁數(shù): 76/112頁
文件大?。?/td> 0K
描述: IC CLOCK GEN/SYNCHRONIZR 88LFCSP
產(chǎn)品變化通告: AD9548 Mask Change 20/Oct/2010
標(biāo)準(zhǔn)包裝: 1
類型: 時鐘/頻率發(fā)生器,同步器
PLL:
主要目的: 以太網(wǎng),SONET/SDH,Stratum
輸入: CMOS,LVDS,LVPECL
輸出: CMOS,LVDS,LVPECL
電路數(shù): 1
比率 - 輸入:輸出: 1:1
差分 - 輸入:輸出: 是/是
頻率 - 最大: 750kHz
電源電壓: 1.71 V ~ 3.465 V
工作溫度: -40°C ~ 85°C
安裝類型: 表面貼裝
封裝/外殼: 88-VFQFN 裸露焊盤,CSP
供應(yīng)商設(shè)備封裝: 88-LFCSP-VQ(12x12)
包裝: 托盤
AD9548
Data Sheet
Rev. E | Page 66 of 112
Addr
Opt
Name
D7
D6
D5
D4
D3
D2
D1
D0
Def
0x06C4
Digital loop
filter
coefficients
Alpha-0 linear [15:0]
0x00
0x06C5
0x00
0x06C6
Alpha-2 exponent [1:0]
Alpha-1 exponent [5:0]
0x00
0x06C7
Beta-0 linear [6:0]
Alpha-2
exponent [2]
0x00
0x06C8
Beta-0 linear [14:7]
0x00
0x06C9
Unused
Beta-1 exponent [4:0]
Beta-0
linear
[16:15]
00
0x06CA
Gamma-0 linear [15:0]
0x00
0x06CB
0x00
0x06CC
Unused
Gamma-1 exponent [4:0]
Gamma-0
linear [16]
0x00
0x06CD
Delta-0 linear [7:0]
0x00
0x06CE
Delta-1
exponent
[0]
Delta-0 linear [14:8]
0x00
0x06CF
Alpha-3 exponent [3:0]
Delta-1 exponent [4:1]
0x00
0x06D0
Frequency
multiplica-
tion
R [23:0]
0x00
0x06D1
0x00
0x06D2
0x00
0x06D3
Unused
R [29:24]
0x00
0x06D4
S [23:0]
0x00
0x06D5
0x00
0x06D6
0x00
0x06D7
Unused
S [29:24]
0x00
0x06D8
V [7:0]
0x00
0x06D9
U [3:0]
Unused
V [9:8]
0x00
0x06DA
Unused
U [9:4]
0x00
0x06DB
Lock
detectors
Phase lock threshold (picoseconds) [15:0]
0x00
0x06DC
0x00
0x06DD
Phase lock fill rate [7:0]
0x00
0x06DE
Phase lock drain rate [7:0]
0x00
0x06DF
Frequency lock threshold (picoseconds) [23:0]
0x00
0x06E0
0x00
0x06E1
0x00
0x06E2
Frequency lock fill rate [7:0]
0x00
0x06E3
Frequency lock drain rate [7:0]
0x00
0x06E4-
0x06FF
Unused
Profile Registers—Profile 4 Through Profile 7
0x0700-
0x07FF
Profile 4
through
Profile 7
The functionality of the Profile 4 through Profile 7 address locations (Address 0x to Address 0x07FF) is identical to that
of the Profile 0 through Profile 3 address locations (Address 0x0600 to Address 0x06FF).
Operational Controls
0x0A00
S
General
power-down
Reset Sans
regmap
Unused
SYSCLK
power-
down
Reference
power-
down
TDC
power-
down
DAC
power-
down
Dist
power-
down
Full
power-
down
0x00
0x0A01
C
Loop
mode
Unused
User
holdover
User
freerun
User selection mode [1:0]
User reference selection [2:0]
0x00
0x0A02
S
Cal/sync
Unused
Sync
distribu-
tion
Calibrate
system
clock
0x00
0x0A03
A, C
ResetFunc
Unused
Clear LF
Clear CCI
Clear phase
accumulator
Reset auto
sync
Reset
TW history
Reset
all IRQs
Reset
watchdog
0x00
0x0A04
A, C
IRQ clearing
Unused
SYSCLK
unlocked
SYSCLK
locked
Unused
SYSCLK Cal
complete
SYSCLK Cal
started
0x00
0x0A05
A, C
Unused
Distribu-
tion sync
Watchdog
timer
EEPROM
fault
EEPROM
complete
0x00
0x0A06
A, C
Switching
Closed
Freerun
Holdover
Freq
unlocked
Freq
locked
Phase
unlocked
Phase
locked
0x00
0x0A07
A, C
Unused
History
updated
Freq un-
clamped
Freq
clamped
Phase slew
unlimited
Phase slew
limited
0x00
0x0A08
A, C
Ref AA
Ref A
0x00
相關(guān)PDF資料
PDF描述
V375C36M150BL3 CONVERTER MOD DC/DC 36V 150W
MAX3676EHJ+ IC CLOCK RECOVERY 32-TQFP
ADN2813ACPZ IC CLK/DATA REC 1.25GBPS 48LFCSP
AD800-52BRZ IC CLK\DATA RECOVERY PLL 20SOIC
SY87700VZH IC CLK/DATA RECOVERY 3.3V 28SOIC
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
AD9548BCPZ-REEL7 功能描述:IC CLOCK GEN/SYNCHRONIZR 88LFCSP RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 專用 系列:- 標(biāo)準(zhǔn)包裝:28 系列:- 類型:時鐘/頻率發(fā)生器 PLL:是 主要目的:Intel CPU 服務(wù)器 輸入:時鐘 輸出:LVCMOS 電路數(shù):1 比率 - 輸入:輸出:3:22 差分 - 輸入:輸出:無/是 頻率 - 最大:400MHz 電源電壓:3.135 V ~ 3.465 V 工作溫度:0°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:64-TFSOP (0.240",6.10mm 寬) 供應(yīng)商設(shè)備封裝:64-TSSOP 包裝:管件
AD9548XCPZ 制造商:Analog Devices 功能描述:
AD9549 制造商:AD 制造商全稱:Analog Devices 功能描述:Dual Input Network Clock Generator/Synchronizer
AD9549/PCBZ 制造商:Analog Devices 功能描述:DUAL INPUT NETWORK CLOCK GEN/SYNCHRONIZER - Bulk
AD9549A/PCBZ 功能描述:BOARD EVALUATION FOR AD9549A RoHS:是 類別:編程器,開發(fā)系統(tǒng) >> 評估演示板和套件 系列:- 標(biāo)準(zhǔn)包裝:1 系列:PSoC® 主要目的:電源管理,熱管理 嵌入式:- 已用 IC / 零件:- 主要屬性:- 次要屬性:- 已供物品:板,CD,電源