參數(shù)資料
型號: TFRA08C13
廠商: Lineage Power
元件分類: 通信及網(wǎng)絡(luò)
英文描述: Ultraframer DS3/E3/DS2/E2/DS1/E1/DS0
中文描述: Ultraframer DS3/E3/DS2/E2/DS1/E1/DS0
文件頁數(shù): 25/188頁
文件大?。?/td> 3047K
代理商: TFRA08C13
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁當(dāng)前第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁
Lucent Technologies Inc.
25
Preliminary Data Sheet
October 2000
TFRA08C13 OCTAL T1/E1 Framer
E3
P3
AB4
AD16
AB23
R24
B23
A10
C1
M3
AA1
AD11
AA26
N24
A22
A8
C2
N1
Y4
AF12
Y25
M26
B21
C9
AF9
RCRCMFS[1]
RCRCMFS[2]
RCRCMFS[3]
RCRCMFS[4]
RCRCMFS[5]
RCRCMFS[6]
RCRCMFS[7]
RCRCMFS[8]
TSSFS[1]
TSSFS[2]
TSSFS[3]
TSSFS[4]
TSSFS[5]
TSSFS[6]
TSSFS[7]
TSSFS[8]
TCRCMFS[1]
TCRCMFS[2]
TCRCMFS[3]
TCRCMFS[4]
TCRCMFS[5]
TCRCMFS[6]
TCRCMFS[7]
TCRCMFS[8]
MPMODE
O
Receive Framer CRC-4 Multiframe Sync.
This active-high signal is
the CEPT CRC-4 multiframe synchronization pulse in the receive
framer.
O
Transmit Framer Signaling Superframe Sync.
This signal is the
CEPT signaling superframe (multiframe) synchronization pulse in the
transmit framer. This signal is active-high.
O
Transmit Framer CRC-4 Multiframe Sync.
This signal is the CEPT
CRC-4 submultiframe synchronization pulse in the transmit framer. This
signal is active-high.
I
u
MPMODE.
Strap to ground to enable the Motorola68360 microproces-
sor protocol (MODE1).
Strap to V
DD
to enable the Intel80X86/88 micro-
processor protocol (MODE3).
Read (Active-Low).
In the Intelinterface mode, the TFRA08C13 drives
the data bus with the contents of the addressed register while RD is
low.
Read/Write.
In the Motorola interface mode, this signal is asserted
high for read accesses; this pin is asserted low for write accesses.
U26
RD_R/W
I
* I
u
indicates an internal pull-up, I
d
indicates an internal pull-down.
After RESET is deasserted, the channel is in the default framing mode, as a function of the DS1/CEPT pin.
Asserting this pin low will initially force RDY to a low state.
Pin Information
(continued)
Table 2. Pin Descriptions
(continued)
相關(guān)PDF資料
PDF描述
TFS380C VI TELEFILTER Filter specification
TFT0675F Anti-Aliasing and Reconstruction TFT range
TFT0675S Anti-Aliasing and Reconstruction TFT range
TFT1350F Anti-Aliasing and Reconstruction TFT range
TFT1350S Anti-Aliasing and Reconstruction TFT range
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
TFRA08C13-DB 制造商:AGERE 制造商全稱:AGERE 功能描述:TFRA08C13 OCTAL T1/E1 Framer
TFRA28J133BAL-1 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Telecomm/Datacomm
TFRA84J13 制造商:AGERE 制造商全稱:AGERE 功能描述:Ultraframer DS3/E3/DS2/E2/DS1/E1/DS0
TFRA84J131BL-3-DB 制造商:LSI Corporation 功能描述:Framer DS0/DS1/DS2/DS3/E1/E2/E3 1.5V/3.3V 909-Pin BGA
TFRA84J13DS0 制造商:AGERE 制造商全稱:AGERE 功能描述:Ultraframer DS3/E3/DS2/E2/DS1/E1/DS0