參數(shù)資料
型號: 82C836B
廠商: Electronic Theatre Controls, Inc.
英文描述: Single-Chip 386sx AT
中文描述: 單芯片386sx在
文件頁數(shù): 11/205頁
文件大?。?/td> 3878K
代理商: 82C836B
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁當(dāng)前第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁
Table 12-12.
Table 12-13.
DMA to AT-Bus, On-board I/O, and ROM ----Output Responses . 12-8
DMA to AT-Bus, On-board I/O, and ROM ----
Formula Specifications . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12-8
DMA to AT-Bus, On-board I/O, and ROM ----Input Requirements 12-9
DMA and AT-Bus Master Access to Local Memory ----
Output Responses . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12-9
DMA and AT-Bus Master Access to Local Memory ----
Formula Specifications . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12-10
DMA and AT-Bus Master Access to Local Memory ----
Input Requirements . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12-10
Refresh----Output Responses . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12-10
Refresh----Formula Specifications . . . . . . . . . . . . . . . . . . . . . . . . . 12-11
Refresh----Input Requirements . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12-11
Miscellaneous Parameters ----Output Responses . . . . . . . . . . . . . . 12-12
Miscellaneous Parameters ----Formula Specifications . . . . . . . . . . 12-12
Miscellaneous Parameters ----Input Requirements . . . . . . . . . . . . . 12-12
Local Bus Access and Cache ----Output Responses . . . . . . . . . . . . 12-13
Local Bus Access and Cache ----Formula Specifications . . . . . . . . 12-13
Local Bus Access and Cache ----Input Requirements . . . . . . . . . . . 12-13
Standby RefreshOutput Responses . . . . . . . . . . . . . . . . . . . . . . . . 12-14
CPU to Local Memory ----Output Responses . . . . . . . . . . . . . . . . . 12-15
CPU to Local Memory ----Formula Specifications . . . . . . . . . . . . . 12-15
CPU to Local Memory ----Input Requirements . . . . . . . . . . . . . . . . 12-16
CPU to AT-Bus, On-Board I/O, and ROM ----Output Responses . 12-16
CPU to AT Bus and On-Board I/O and ROM ----
Formula Specifications . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12-17
CPU to AT-Bus, On-Board I/O, and ROM ----Input Requirements 12-17
197DMA to AT-Bus, On-Board I/O, and ROM ----
Output Responses . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12-18
DMA to AT-Bus, On-Board I/O, and ROM ----
Formula Specifications . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12-18
DMA to AT-Bus, On-Board I/O, and ROM ----
Input Requirements . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12-18
DMA and AT-Bus Master Access to Local Memory ----
Output Responses . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12-19
DMA and AT-Bus Master Access to Local Memory ----
Formula Specifications . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12-19
DMA and AT-Bus Master Access to Local Memory ----
Input Requirements . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12-19
Refresh----Output Responses . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12-20
Refresh----Formula Specifications . . . . . . . . . . . . . . . . . . . . . . . . . 12-20
Refresh----Input Requirements . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12-21
Miscellaneous Parameters ----Output Responses . . . . . . . . . . . . . . 12-21
Miscellaneous Parameters ----Formula Specifications . . . . . . . . . . 12-21
Miscellaneous Parameters ----Input Requirements . . . . . . . . . . . . . 12-22
Local Bus Access and Cache ----Output Responses . . . . . . . . . . . . 12-22
Local Bus Access and Cache ----Formula Specifications . . . . . . . . 12-22
Local Bus Access and Cache ----Input Requirements . . . . . . . . . . . 12-23
Output Responses----Standby Refresh . . . . . . . . . . . . . . . . . . . . . . 12-23
Table 12-14.
Table 12-15.
Table 12-16.
Table 12-17.
Table 12-18.
Table 12-19.
Table 12-20.
Table 12-21.
Table 12-22.
Table 12-23.
Table 12-24.
Table 12-25.
Table 12-26.
Table 12-27.
Table 12-28.
Table 12-29.
Table 12-30.
Table 12-31.
Table 12-32.
Table 12-33.
Table 12-34.
Table 12-35.
Table 12-36.
Table 12-37.
Table 12-38.
Table 12-39.
Table 12-40.
Table 12-41.
Table 12-42.
Table 12-43.
Table 12-44.
Table 12-45.
Table 12-46.
Table 12-47.
Table 12-48.
Table 12-49.
82C836 CHIPSet Data Sheet
Contents
I
Chips and Technologies, Inc.
P R E L I M I N A R Y
Revision 3.0
xiii
相關(guān)PDF資料
PDF描述
82C862 FireLink USB Dual Controller Quad Port USB
82C931 Plug and Play Integrated Audio Controller
82S09 576-BIT BIPOLAR RAM (64 X 9)
82S19 576-BIT BIPOLAR RAM (64 X 9)
82S101BYA 2.6GHz Relay, 1 Form C, 0.5A 30VDC Relay, 50ohms, SMD
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
82C83H 制造商:INTERSIL 制造商全稱:Intersil Corporation 功能描述:CMOS Octal Latching Inverting Bus Driver
82C84 制造商:INTERSIL 制造商全稱:Intersil Corporation 功能描述:CMOS Clock Generator Driver
82C84A 制造商:INTERSIL 制造商全稱:Intersil Corporation 功能描述:CMOS Clock Generator Driver
82C84A/B 制造商: 功能描述: 制造商:undefined 功能描述:
82C84A_05 制造商:INTERSIL 制造商全稱:Intersil Corporation 功能描述:CMOS Clock Generator Driver