參數(shù)資料
型號(hào): MT90520
廠商: Zarlink Semiconductor Inc.
英文描述: 8-Port Primary Rate Circuit Emulation AAL1 SAR
中文描述: 8端口基本速率電路仿真AAL1特區(qū)
文件頁數(shù): 174/180頁
文件大?。?/td> 1736K
代理商: MT90520
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁當(dāng)前第174頁第175頁第176頁第177頁第178頁第179頁第180頁
MT90520
Data Sheet
174
Zarlink Semiconductor Inc.
Since the variable portions of the delay in segmentation and reassembly effectively become part of the CDV that
must be compensated for in the CDV buffer, we can omit them from the end-to-end calculation. (Also remembering
that the variable delays given in Table 105 and Table 106 are worst-case numbers that will never be experienced by
most applications.) The delay variation in SDT mode due to payload size variation and divide-by-N remainders is
also part of the CDV compensated for by the CDV buffer, but is left in here to illustrate the effects on delay of the
value of N.
The Max_Lead values should be set by the user in accordance with the expected or negotiated CDV, as explained
in “UDT Mode of Operation” on page 78 and in “SDT Mode of Operation” on page 79. These recommended settings
are used to evaluate Max_Lead in Table 107. It can be seen that the difference between the minimum and
maximum static delay in each mode is due largely to the pointer offset, which, as described earlier, is the random
offset between the time of the segmentation operation and the time of the reassembly operation.
The delay values for SDT assume no TDM switching delay. This means that the given delay is for a TDM byte
which is driven out at the RX end on the same TDM channel number as it was sampled in at the TX end. For
example, if the TDM byte comes into the segmentation end on TDM channel 3, it is driven out at the reassembly
end on TDM channel 3.
Mode
Total Static TX /
Segmentation
(
μ
sec)
245.8
245.8
185.9
185.9
125 + FLOOR[46/N] X 125
Total Static RX /
Reassembly
(
μ
sec)
1.7 + 2.59 X Max_Lead
245.2 + 2.59 X Max_Lead
1.7 + 1.95 X Max_Lead
185.3 + 1.95 X Max_Lead
125 + 62.5 X Max_Lead
End-to-End Latency
(
μ
sec)
490.96 + CDV + network
734.46 + CDV + network
370.9 + CDV + network
554.5 + CDV + network
375 + FLOOR[46/N] X
125 + CDV + network
500 + CEIL[47/N] X 125
+ CDV + network
500 + CDV + network
625 + CDV + network
UDT T1 - min
max
UDT E1 - min
max
SDT - min
max
125 + CEIL[47/N] X 125
250 + 62.5 X Max_Lead
SDT Trunking - min
250
250
125 + 62.5 X Max_Lead
250 + 62.5 X Max_Lead
max
Table 107 - End-to-End Latency
相關(guān)PDF資料
PDF描述
MT90520AG 8-Port Primary Rate Circuit Emulation AAL1 SAR
MT9072 Ultraframer DS3/E3/DS2/E2/DS1/E1/DS0
MT9072AB Ultraframer DS3/E3/DS2/E2/DS1/E1/DS0
MT9072AV Ultraframer DS3/E3/DS2/E2/DS1/E1/DS0
MT90820 Large Digital Switch
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
MT90520AG 制造商:Microsemi Corporation 功能描述:ATM SAR 2.048MBPS 2.5V CBR 456BGA - Trays
MT90520AG2 制造商:Microsemi Corporation 功能描述:ATM SAR 2.048MBPS 2.5V CBR 456BGA - Trays 制造商:Zarlink Semiconductor Inc 功能描述:ATM SAR 2.048MBPS 2.5V CBR 456BGA - Trays
MT90528 制造商:ZARLINK 制造商全稱:Zarlink Semiconductor Inc 功能描述:28-Port Primary Rate Circuit Emulation AAL1 SAR
MT90528AG 制造商:ZARLINK 制造商全稱:Zarlink Semiconductor Inc 功能描述:28-Port Primary Rate Circuit Emulation AAL1 SAR
MT90528AG2 制造商:ZARLINK 制造商全稱:Zarlink Semiconductor Inc 功能描述:28-Port Primary Rate Circuit Emulation AAL1 SAR