參數(shù)資料
型號: MT90520
廠商: Zarlink Semiconductor Inc.
英文描述: 8-Port Primary Rate Circuit Emulation AAL1 SAR
中文描述: 8端口基本速率電路仿真AAL1特區(qū)
文件頁數(shù): 57/180頁
文件大?。?/td> 1736K
代理商: MT90520
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁當前第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁
MT90520
Data Sheet
57
Zarlink Semiconductor Inc.
4.5 TX_SAR Module
The TX_SAR modules of the MT90520 device (consisting of the CBR-handling TX_SAR and the non-CBR Data
TX_SAR) are primarily responsible for organizing TDM data into ATM cells. Since the cells contain constant-bit-rate
traffic, they must be assembled at a rate which is synchronized to the 8 plesiochronous TDM ports.
The TX_SAR generates AAL1 cells which may contain TDM data and CAS signalling information. In both the UDT
and SDT modes of operation, the TX_SAR is capable of inserting SRTS clock recovery information into outgoing
cells.
A secondary Data TX_SAR transfers non-CBR cells from a CPU-accessible cell buffer in external memory to the
UTOPIA interface for transfer onto the ATM network.
4.5.1 ATM Overview
As mentioned above, the TX_SAR is responsible for the generation of AAL1 cells, in accordance with the formats
set out in ITU-T I.363.1. There are two basic cell formats which are used in AAL1 systems: cells with pointers (used
only in the Structured Data Transfer mode of operation) and cells without pointers (used in both the UDT and SDT
modes of operation). When operating in the 8-bit UTOPIA mode of operation, AAL1 cells are 53 bytes long; when
using the 16-bit UTOPIA mode of operation, AAL1 cells are 54 bytes long and feature an extra field, UDF2. The
formats of the cell types are shown below in Figure 19. Note that the 46-byte or 47-byte payload in the cells may
contain TDM data or CAS signalling information.
Figure 19 - AAL1 ATM Cell Formats
1
2
3
4
5
6
7
8
1
2
3
4
5
6
7
8
Even
Parity
Even
Parity
VCI
CLP
Cell with Pointer
46 Payload Bytes
PTI
VCI
VPI
VCI
GFC / VPI
VPI
HEC (UDF1)
Sequence
Count
CSI
CRC
field
Payload Byte #1
Payload Byte #2
Payload Byte #45
Payload Byte #46
VCI
CLP
Cell without Pointer
47 Payload Bytes
PTI
VCI
VPI
VCI
GFC / VPI
VPI
HEC (UDF1)
Sequence
Count
CSI
Payload Byte #1
Payload Byte #2
Payload Byte #46
Payload Byte #47
Payload Byte #3
CRC
field
Pointer
Even
Parity
UDF2 (used only in 16-bit UTOPIA mode)
UDF2 (used only in 16-bit UTOPIA mode)
相關(guān)PDF資料
PDF描述
MT90520AG 8-Port Primary Rate Circuit Emulation AAL1 SAR
MT9072 Ultraframer DS3/E3/DS2/E2/DS1/E1/DS0
MT9072AB Ultraframer DS3/E3/DS2/E2/DS1/E1/DS0
MT9072AV Ultraframer DS3/E3/DS2/E2/DS1/E1/DS0
MT90820 Large Digital Switch
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
MT90520AG 制造商:Microsemi Corporation 功能描述:ATM SAR 2.048MBPS 2.5V CBR 456BGA - Trays
MT90520AG2 制造商:Microsemi Corporation 功能描述:ATM SAR 2.048MBPS 2.5V CBR 456BGA - Trays 制造商:Zarlink Semiconductor Inc 功能描述:ATM SAR 2.048MBPS 2.5V CBR 456BGA - Trays
MT90528 制造商:ZARLINK 制造商全稱:Zarlink Semiconductor Inc 功能描述:28-Port Primary Rate Circuit Emulation AAL1 SAR
MT90528AG 制造商:ZARLINK 制造商全稱:Zarlink Semiconductor Inc 功能描述:28-Port Primary Rate Circuit Emulation AAL1 SAR
MT90528AG2 制造商:ZARLINK 制造商全稱:Zarlink Semiconductor Inc 功能描述:28-Port Primary Rate Circuit Emulation AAL1 SAR