
28229-DSH-001-B
Mindspeed Technologies
xi
Figures
Block DIagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1-1
IMA Overview . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1-3
IMA Frame; Length = 16; Number of links = 3 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1-4
CX28229 Logic Diagram (UTOPIA-to-UTOPIA) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-2
IMA Block Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-4
CX28229 Pinout Diagram UTOPIA-to-UTOPIA (Top View) . . . . . . . . . . . . . . . . . . . . . . . . 2-5
CX28229 Logic Diagram (UTOPIA-to-Serial) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-19
CX28229 UTOPIA-to-Serial Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-20
CX28229 Pinout Diagram, UTOPIA-to-Serial (Top View) . . . . . . . . . . . . . . . . . . . . . . . . . 2-21
Non-IMA Application . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-34
Source Loopback Diagram (This only shows the TC Block. IMA Block in pass-through mode.)
2-35
Far-End Line Loopback (This only shows the TC Block.) . . . . . . . . . . . . . . . . . . . . . . . . . 2-36
CX2822x Connected to a CX28398 Transceiver . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-37
CX28229 Clock Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-3
T1/E1 using Internal Serial ports; IMA_SysClk equals 24x line rate
. . . . . . . . . . . . . . . . . 3-5
T1/E1 using Internal Serial ports; IMA_RefClk equals line rate . . . . . . . . . . . . . . . . . . . . . . 3-7
DSL—UTOPIA-to-UTOPIA . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-9
CX28229 Multiple UTOPIA Control Lines . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-5
Details of the TC Block (Bits 7 and 6 in ATMINTFC, address 0x202) . . . . . . . . . . . . . . . . . 5-2
Cell Delineation Process . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-3
Header Error Check Process . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-4
CN8370 Interface Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-9
Transmit Waveforms . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-10
Receive Waveforms . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-10
DSL Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-11
General Purpose Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-12
Interrupt Indication Flow Chart . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-4
Interrupt Indication Diagram (TC Block) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-5
Input Waveform . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8-1
Output Waveform . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8-2
Microprocessor Timing Diagram—Asynchronous Read . . . . . . . . . . . . . . . . . . . . . . . . . . 8-2
MIcroprocessor Timing Diagram—Asynchronous Write . . . . . . . . . . . . . . . . . . . . . . . . . . 8-4
Microprocessor Timing Diagram—Synchronous Read . . . . . . . . . . . . . . . . . . . . . . . . . . . 8-5
Microprocessor Timing Diagram—Synchronous Write . . . . . . . . . . . . . . . . . . . . . . . . . . . 8-7
Framer (Line) Transmit Timing Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8-9