
28229-DSH-001-B
Mindspeed Technologies
2
-5
CX28224/5/9 Data Sheet
CX2822x Hardware Description
Figure 2-3. CX28229 Pinout Diagram UTOPIA-to-UTOPIA (Top View)
500027_00
Ground - VSS
Signal
Power - VDD 3.3 V
Power - VDD 1.8 V
Spare/No Connect
1
2
3
4
5
6
7
8
9
10
1112131415
16
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
T
CX28229
256 BGA Package
(viewed from top of device)
MicroAddr[0]
MW/R, MRd*
MAS*, MWr*
VGG
MCS*
atmURxPrty
MicroAddr[4]
MicroAddr[5]
atmURxAddr[0]
MicroAddr[3]
MicroAddr[6]
MicroAddr[8]
MicroAddr[9]
MicroAddr[2]
MemAddr[4]
MemAddr[0]
MemAddr[1]
MicroAddr[7]
MemAddr[5]
MemAddr[3}
MemAddr[9]
MemAddr[8]
MemAddr[10]
MemAddr[6]
MemAddr[12]
MemAddr[14]
MemAddr[11]
MemAddr[17]
MemAddr[15]
MemAddr[18]
MemAddr[16]
MemCtrl_CLK
StatOut[1]
StatOut[0]
MicroAddr[10]
MemCtrl_ADSC
MicroData[2]
MicroData[3]
MicroData[1]
MemAddr[19]
MicroData[4]
MicroData[5]
TxTRL[0]
MicroClk
MicroData[7]
MicroData[6]
PhyIntFcSel
MicroInt*
MRdy
TestMode
atmURxData[1]
MemData[14]
atmURxData[6]
SPRxSync5
MemData[15]
atmURxData[7]
atmURxData[0]
atmURxData[4]
SPRxSync6
atmURxData[5]
atmURxEnb*
SPRxSync7
MSyncMode
SPRxSync3
phyURxData[5]
atmUTxSOC
MemAddr[2]
MemCtrl_CE*
phyUTxData[0]
phyURxClk
MemCtrl_OE*
MemData[5]
8kHzIn
MemData[3]
MemData[4]
MemData[1]
Reset*
phyURxAddr[2]
MemData[2]
OneSecIO
MemData[0]
phyURxAddr[0]
phyURxAddr[1]
phyURxAddr[3]
atmURxData[12]
atmUTxClk
atmURxData[15]
atmURxClk
atmUTxEnb*
atmURxData[9]
atmURxData[13]
atmURxClAv
atmUTxClAv
atmURxSOC
atmURxData[8]
atmURxData[11]
atmURxData[14]
atmUTxData[5]
atmURxData[10]
SPRxClk4
atmUTxAddr[3]
atmUTxAddr[4]
phyUTxSOC
phyURxData[4]
atmUTxData[12]
phyURxAddr[4]
MemAddr[7]
phyURxEnb[0]*
MemAddr[13]
SPRxClk5
MemCtrl_WE*
phyURxSOC
MicroData[0]
phyUTxData[5]
TestEnable
MemData[13]
phyURxClAv[0]
MemData[9]
MemData[8]
phyURxData[3]
phyURxData[0]
MemData[12]
MemData[11]
MemData[7]
phyURxData[2]
phyURxData[1]
MemData[6]
MemData[10]
atmUTxData[15]
atmUTxData[14]
atmUTxData[7]
atmUTxPrty
atmUTxData[2]
atmUTxData[4]
atmUTxData[6]
atmUTxData[0]
ExtMemSel
phyUTxEnb[1]*
atmUTxAddr[2]
atmUTxAddr[1]
atmUTxAddr[0]
TMS
TRST*
TCK
TDO
atmUTxData[13]
TDI
atmUTxData[10]
atmUTxData[9]
atmUTxData[11]
SPRxData5
atmUTxData[8]
SPRxData7
SPRxData4
SPRxClk7
SPRxData3
phyUTxAddr[4]
SPRxClk2
SPRxClk6
phyUTxAddr[3]
IMA_RefClk
phyUTxData[7]
SPRxClk3
phyUTxData[6]
phyUTxData[2]
IMA_SysClk
phyUTxEnb[0]*
phyURxData[7]
phyUTxData[3]
phyUTxData[1]
phyURxEnb[1]*
phyURxData[6]
phyUTxData[4]
phyUTxClAv[1]
phyUTxAddr[2]
phyUTxAddr[1]
phyUTxClk
phyURxClAv[1]
1
2
3
4
5
6
7
8
9
10
1112131415
16
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
T
SPRxSync4
atmURxData[2]
atmUTxData[3]
MicroAddr[1]
atmURxData[3]
SPRxData6
TxTRL[1]
atmURxAddr[1]
atmURxAddr[3]
atmURxAddr[4]
phyUTxClAv[0]
phyUTxAddr[0]
atmUTxData[1]
atmURxAddr[2]