
PEB 2255
FALC-LH V1.3
List of Tables
Page
Data Sheet
15
2000-07
Table 1
Table 2
Table 3
Table
4
Table 5
Table 6
Table 7
Table
8
Table
9
Table 10
Table 11
Table 12
Table 13
Table 1
4
Table 15
Table 16
Table 17
Table 1
8
Table 1
9
Table 20
Table 21
Table 22
Table 23
Table 2
4
Table 25
Table 26
Table 27
Table 2
8
Table 2
9
Table 30
Table 31
Table 32
Table 33
Table 3
4
Table 35
Table 36
Table 37
Table 3
8
Table 3
9
Table
4
0
Table
4
1
Table
4
2
Pin Definitions - Microprocessor Interface . . . . . . . . . . . . . . . . . . . . . . 25
Pin Definitions - Line Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2
8
Pin Definitions - Clock Generation. . . . . . . . . . . . . . . . . . . . . . . . . . . . 32
Pin Definitions - System Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . 35
Pin Definitions - Miscellaneous . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
4
3
Data Bus Access (16-Bit Intel Mode). . . . . . . . . . . . . . . . . . . . . . . . . .
48
Data Bus Access (16-Bit Motorola Mode) . . . . . . . . . . . . . . . . . . . . . .
48
Selectable Bus and Microprocessor Interface Configuration . . . . . . . .
48
Recommended Receiver Configuration Values (E1) . . . . . . . . . . . . . 56
System Clocking (E1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5
9
Output Jitter (E1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 60
Receive Buffer Operating Modes (E1) . . . . . . . . . . . . . . . . . . . . . . . . . 6
4
System Clock and Data Rates (E1) . . . . . . . . . . . . . . . . . . . . . . . . . . . 6
9
Time Slot Assigner (E1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 72
Transmit Buffer Operating Modes (E1) . . . . . . . . . . . . . . . . . . . . . . . . 7
8
Example Transmitter Configuration Values (E1) . . . . . . . . . . . . . . . . . 7
9
Allocation of Bits 1 to
8
of Time Slot 0 (E1) . . . . . . . . . . . . . . . . . . . . .
8
3
Transmit Transparent Mode (Doubleframe E1) . . . . . . . . . . . . . . . . . .
84
CRC-Multiframe Structure (E1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
8
6
Transmit Transparent Mode (CRC Multiframe E1) . . . . . . . . . . . . . . .
8
7
Summary of Alarm Detection and Release (E1) . . . . . . . . . . . . . . . . .
9
3
Recommended Receiver Configuration Values (T1/J1). . . . . . . . . . . 10
4
System Clocking (T1/J1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 106
Output Jitter (T1/J1). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10
9
Receive Buffer Operating Modes (T1/J1) . . . . . . . . . . . . . . . . . . . . . 112
Channel Translation Modes (T1/J1). . . . . . . . . . . . . . . . . . . . . . . . . . 113
System Clock and Data Rates (T1/J1). . . . . . . . . . . . . . . . . . . . . . . . 117
Time Slot Assigner (T1/J1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 121
Transmit Buffer Operating Modes (T1/J1) . . . . . . . . . . . . . . . . . . . . . 132
Example Transmitter Configuration Values (T1/J1). . . . . . . . . . . . . . 13
4
Pulse Shaper Programming (T1/J1) . . . . . . . . . . . . . . . . . . . . . . . . . 135
Resynchronization Timing (T1/J1) . . . . . . . . . . . . . . . . . . . . . . . . . . . 13
8
4
-Frame Multiframe Structure (T1/J1) . . . . . . . . . . . . . . . . . . . . . . . . 1
4
0
12-Frame Multiframe Structure (T1/J1) . . . . . . . . . . . . . . . . . . . . . . . 1
4
1
Extended Superframe Structure (F2
4
, ESF
;
T1/J1). . . . . . . . . . . . . . 1
4
2
72-Frame Multiframe Structure (T1/J1) . . . . . . . . . . . . . . . . . . . . . . . 1
4
6
Summary Frame Recover/Out of Frame Conditions (T1/J1) . . . . . . . 1
4
7
Summary of Alarm Detection and Release (T1/J1) . . . . . . . . . . . . . . 1
48
Initial Values after Reset (E1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 15
8
Initialization Parameters (E1). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 160
Line Interface Initialization (E1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 161
Framer Initialization (E1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 161