參數(shù)資料
型號(hào): PSB7280
廠商: SIEMENS A G
元件分類: 消費(fèi)家電
英文描述: Joint Audio Decoder-Encoder
中文描述: SPECIALTY CONSUMER CIRCUIT, PQFP100
文件頁數(shù): 174/190頁
文件大?。?/td> 2177K
代理商: PSB7280
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁當(dāng)前第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁
PSB 7280
Semiconductor Group
174
Data Sheet 1998-07-01
The SR request will be recognized by the JADE, but not immediately be serviced. It is
stored in an internal interrupt buffer and the VocFin is handled first as the higher priority
interrupt. So, the host must not wait for the SR request to be serviced, but has to be able
to recognize a VocFin interrupt from the JADE after an SR request. The VocFin interrupt
then is serviced as usual and only after the corresponding handshake mechanism is
finished, the SR request is serviced by the JADE.
6.2.3.3
Uncompressed Data:
Compressed Data:
This is the default mode of the JADE (ISEL(1-0) = 10). The complete setup of the
interfaces, time slots and so on is done by the on-chip firmware after reset, so that a
standalone application with a video processor using the IOM-SAI interface combination
can be realized without the need of an additional host.
IOM IF
Serial Audio Interface (SAI)
Figure 53
The on-chip firmware uses the HDLC1 controller in transparent mode for the transfer of
the compressed audio data over the serial audio interface. During the initialization phase
after a reset, the internal firmware programs the configuration/control registers (see
Chapter 5.3
) and the HDLC1 controller (see
Chapter 5.4
). This results in a serial clock
rate of 1.23 MHz continously generated by the JADE, a 16-bit time-slot length and MSB
sent/received first. The frame sync signals RFS and TFS are generated by the JADE
non-continously, i.e. during one frame only the exact number of frame syncs needed for
the transfer of the current packet of data is generated in one burst.
The IOM interface is in TE mode (double DCL clock) and IC1/2 channels are selected
for the 16-bit linear data transfer between the JADE and the analog front end (AFE). The
DD line is output of the JADE, DU is input to the JADE.
This configuration may be changed by the host by just overwriting the corresponding
registers.
相關(guān)PDF資料
PDF描述
PSB8510-1P Programmable Dialing Circuit
PSB8510-1T Programmable Dialing Circuit
PSB8510-6P Programmable Dialing Circuit
PSB8510-6T Programmable Dialing Circuit
PSB8510-xP Programmable Dialing Circuit
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
PSB7280FV3.1 制造商:Rochester Electronics LLC 功能描述:- Bulk
PSB7280FV3.1D 制造商:Rochester Electronics LLC 功能描述:- Bulk
PSB7300AGDW 制造商:Infineon Technologies AG 功能描述:
PSB75 制造商:POWERSEM 制造商全稱:POWERSEM 功能描述:Single Phase Rectifier Bridges
PSB7501 ZDW 制造商:Lantiq 功能描述: