參數(shù)資料
型號(hào): L64007
廠商: LSI CORP
元件分類: 消費(fèi)家電
英文描述: SPECIALTY CONSUMER CIRCUIT, PQFP160
封裝: PLASTIC, QFP-160
文件頁(yè)數(shù): 124/166頁(yè)
文件大小: 1015K
代理商: L64007
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)當(dāng)前第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)
Arch
52 Wed May 28 17:36:23 1997
Draft 1/21/97
2-52
Architecture
PRE.4 for Rev. D
Copyright 1997 by LSI Logic Corporation. All rights reserved.
Figure 2.46
DRAM Access
Through L64007
Cache
2.5.1
DMA Transfers
The host DMA transfer mode is initiated when the host processor sets
the TR_EN bit (in the DMA Control Register) to HIGH. A DMA transfer
can be done on data coming from the PPU or on data residing in the
external DRAM device. Resource selection is done by a special selection
bit in the DMA Control Register, TR_SEL. The direction of the DMA oper-
ation is determined by the TR_DIR bit in the DMA Control Register. DMA
handshake is done by two lines: DMA request (DREQ) output, and DMA
acknowledge (DACK). All the DMA data transfers are done in bursts
between the host system and the L64007 internal DMA FIFO. The burst
level is programmable; the number of words transferred in a burst can
vary from 1 to 32. Once a DMA transfer is started, it continues as long
as the TR_EN bit is HIGH. The status of the internal DMA FIFO and the
programmed BURST level determines if the DREQ signal is active or not.
The L64007 expects the DACK signal to toggle on every DMA bus cycle.
All other host processor input control signals are disregarded during an
active DMA bus cycle. Even CS is disregarded during a DMA bus cycle.
PID#n
Write Pointer
Cache Pointer
Cache
Buffer
Host Interface
Burst Level
Fast Page Mode
Transfer
Cache
Controller
Address
Data
External
DRAM
Device
相關(guān)PDF資料
PDF描述
L64013A1 SPECIALTY CONSUMER CIRCUIT, PQFP100
L64014A SPECIALTY CONSUMER CIRCUIT, PQFP144
L64015 SPECIALTY CONSUMER CIRCUIT, PQFP144
L64020XDC SPECIALTY CONSUMER CIRCUIT, CBGA208
L64020XQC SPECIALTY CONSUMER CIRCUIT, PQFP160
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
L64010ADC 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Multiplier/Accumulator
L64010ADCC 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Multiplier/Accumulator
L64010ADM 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Multiplier/Accumulator
L64010ADMB 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Multiplier/Accumulator
L64010ADMC 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Multiplier/Accumulator