參數(shù)資料
型號: MC68307CFG16
廠商: MOTOROLA INC
元件分類: 微控制器/微處理器
英文描述: 16-BIT, 16.67 MHz, MICROCONTROLLER, PQFP100
封裝: PLASTIC, QFP-100
文件頁數(shù): 18/264頁
文件大?。?/td> 949K
代理商: MC68307CFG16
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁當前第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁
System Integration Module
MOTOROLA
MC68307 USER’S MANUAL
5-19
5.1.5 Low-Power Sleep Logic
Various options for power-saving are available—turning off unused peripherals, reducing
processor clock speed, disabling the processor altogether, or a combination of these. The
SCR includes a clock divider enable bit (CDEN) which substitutes a divided-down version
of the system clock as the clock input to the EC000 core. The division is by a power-of-2, as
programmed in the CD2–0 bits, allowing a 16MHz system clock to be divided down to
approximately 64kHz. There is also a low-power sleep mode enable (LPEN) bit which stops
the clock to the EC000 processor altogether after using bus arbitration to turn off the external
bus. Prior to this happening, the peripherals which are not required can be disabled or their
clocks stopped by programming the appropriate registers, thus further reducing power
consumption. The MC68307 crystal oscillator is not stopped by these internal modes. For
lowest power operation, the external clock source can be slowed or removed altogether by
the user.
NOTE
Because bus arbitration is used, the external address, data bus-
es and control signals (AS, UDS, LDS, R/W) are tristated and so
should have weak pullups to minimize system power consump-
tion.
So, various options for power-saving are available—turning off unused peripherals,
reducing processor clock speed, disabling the processor altogether, or a combination of
these.
A wakeup from low-power sleep mode can be achieved by causing an interrupt at the
interrupt controller Logic which continues to run throughout the period of processor sleep.
Any interrupt source causes a wakeup of the EC000 core processor followed by processing
of that interrupt when unmasked in the SR.
The wakeup operation involves the internal sleep/wake-up logic restarting the clock to the
EC000 core processor and releasing the bus. Normal processing resumes with all register
contents intact, i.e., the processor continues execution from the address following the low-
power enable instruction sequence. Interrupt exception processing is initiated for the
interrupt which caused the wakeup.
After a wakeup, the reset source bits in the SCR are set to a value which indicates a wakeup
has happened. Normally, these bits show the source of the most recent reset of the core
processor. A sleep/wakeup sequence does not cause ANY reset of the static core processor
or the on-chip peripherals. User software can issue a RESET instruction if any external
peripherals require reset after a period of being in sleep mode.
The on-chip peripherals can initiate a wake-up, for example, the timer can be set to wake-
up after a certain elapsed time, or number of external events, or the UART can cause a
wake-up on receiving serial data.
The clocks provided to the various internal modules can all be gated off, to further reduce
power consumption (refer to Section 5.2.1.2 System Control Register (SCR) for details).
相關PDF資料
PDF描述
MC68307PU16 16-BIT, 16.67 MHz, MICROCONTROLLER, PQFP100
MC68307PU16V 16-BIT, 16.67 MHz, MICROCONTROLLER, PQFP100
MC68307FG16 16-BIT, 16.67 MHz, MICROCONTROLLER, PQFP100
MC68322FT16 16-BIT, 16.667 MHz, RISC PROCESSOR, PQFP160
MC68331CFC20B1 32-BIT, 20 MHz, MICROCONTROLLER, PQFP132
相關代理商/技術參數(shù)
參數(shù)描述
MC68307UM 制造商:MOTOROLA 制造商全稱:Motorola, Inc 功能描述:Technical Summary Integrated Multiple-Bus Processor
MC68307V 制造商:MOTOROLA 制造商全稱:Motorola, Inc 功能描述:Technical Summary Integrated Multiple-Bus Processor
MC68322 制造商:MOTOROLA 制造商全稱:Motorola, Inc 功能描述:Integrated Printer Processor
MC68322AD 制造商:MOTOROLA 制造商全稱:Motorola, Inc 功能描述:Integrated Printer Processor
MC68322FT20 制造商:Rochester Electronics LLC 功能描述:- Bulk