參數(shù)資料
型號: MC68307CFG16
廠商: MOTOROLA INC
元件分類: 微控制器/微處理器
英文描述: 16-BIT, 16.67 MHz, MICROCONTROLLER, PQFP100
封裝: PLASTIC, QFP-100
文件頁數(shù): 255/264頁
文件大小: 949K
代理商: MC68307CFG16
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁當(dāng)前第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁
EC000 Core Processor
4-14
MC68307 USER’S MANUAL
MOTOROLA
4.6.1 Reset Exception
The reset exception corresponds to the highest exception level. The processing of the reset
exception is performed for system initiation and recovery from catastrophic failure. Any pro-
cessing in progress at the time of the reset is aborted and cannot be recovered. The proces-
sor is forced into the supervisor state, and the trace state is forced off. The interrupt priority
mask is set at level 7. The vector number is internally generated to reference the reset
exception vector at location 0 in the supervisor program space. Because no assumptions
can be made about the validity of register contents, in particular the SSP, neither the pro-
gram counter nor the status register are saved. The address in the first two words of the
reset exception vector is fetched as the initial SSP, and the address in the last two words of
the reset exception vector is fetched as the initial program counter. Finally, instruction exe-
cution is started at the address in the program counter. The initial program counter should
point to the power-up/restart code.
The RESET instruction does not cause a reset exception; it asserts the RESET signal to
reset external devices, which allows the software to reset the system to a known state and
continue processing with the next instruction.
4.6.2 Interrupt Exceptions
NOTE
In the MC68307, all external and internal interrupt requests are
controlled by the interrupt controller. The interrupt controller is
always the interrupting device to the EC000 core, supplying the
appropriate interrupt request level to the EC000 core via the
internal IPL2–IPL0 lines. When the EC000 core performs an
interrupt acknowledge, the interrupt controller provides the
corresponding vector on the data bus and terminates the access
with a DTACK. This section considers the interrupt processing
from the perspective of the EC000 core. It is worth noting that,
from the MC68307’s perspective, the EC000 IPL2–IPL0 lines
are internal, and also the EC000 autovectoring is not supported,
but is instead handled separately by the interrupt controller.
Refer to Section 5.1.4 Interrupt Processing for further
information on the interrupt operation.
Seven levels of interrupt priorities are provided, numbered from 1–7. Level 7 has the highest
priority. Devices can be chained externally within interrupt priority levels, allowing an unlim-
ited number of peripheral devices to interrupt the processor. The status register contains a
3-bit mask indicating the current interrupt priority, and interrupts are inhibited for all priority
levels less than or equal to the current priority. Priority level 7 is a special case. Level 7 inter-
rupts cannot be inhibited by the interrupt priority mask, thus providing a non-maskable inter-
rupt capability. An interrupt is generated each time the interrupt request level changes from
some lower level to level 7. A level 7 interrupt may still be caused by the level comparison
if the request level is a 7 and the processor priority is set to a lower level by an instruction.
相關(guān)PDF資料
PDF描述
MC68307PU16 16-BIT, 16.67 MHz, MICROCONTROLLER, PQFP100
MC68307PU16V 16-BIT, 16.67 MHz, MICROCONTROLLER, PQFP100
MC68307FG16 16-BIT, 16.67 MHz, MICROCONTROLLER, PQFP100
MC68322FT16 16-BIT, 16.667 MHz, RISC PROCESSOR, PQFP160
MC68331CFC20B1 32-BIT, 20 MHz, MICROCONTROLLER, PQFP132
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
MC68307UM 制造商:MOTOROLA 制造商全稱:Motorola, Inc 功能描述:Technical Summary Integrated Multiple-Bus Processor
MC68307V 制造商:MOTOROLA 制造商全稱:Motorola, Inc 功能描述:Technical Summary Integrated Multiple-Bus Processor
MC68322 制造商:MOTOROLA 制造商全稱:Motorola, Inc 功能描述:Integrated Printer Processor
MC68322AD 制造商:MOTOROLA 制造商全稱:Motorola, Inc 功能描述:Integrated Printer Processor
MC68322FT20 制造商:Rochester Electronics LLC 功能描述:- Bulk