TMXF28155 Supermapper
155/51 Mbits/s SONET/SDH x28/x21 DS1/E1
Data Sheet
June 2002
126
Agere Systems Inc.
8 TMUX Registers
(continued)
8.2 TMUX Register Map
Table 153. TMUX Register Map
Note:
The reset default of all reserved bits is 0. Shading denotes reserved bits.
Addr
Symbol Bit 15
Bit 14
Bit 13
Bit 12
Bit 11
Bit 10
Bit 9
Bit 8
Bit 7
Bit 6
Bit 5
Bit 4
Bit 3
Bit 2
Bit 1
Bit 0
ID and Version
—
RO
0x40000
page 79
TMUX_
ID_R
TMUX_VERSION[2:0]
TMUX_ID[7:0] = 0X04
One-Shot (0 to 1 Transition Control Bit Parameters
—
R/W)
0x40002
page 79
TMUX_
ONESHOT
TMUX_
B3SFCLEAR
TMUX_
B3SFSET
TMUX_
B3SDCLEAR
TMUX_
B3SDSET
TMUX_
SFCLEAR
TMUX_
SFSET
TMUX_
SDCLEAR
TMUX_
SDSET
Receive/Transmit Mode
—
R/W
0x40003
page 79
TMUX_
RCV_TX_
MODE
TMUX_
STS1MODE
Delta and Event Parameters
—
COR/COW
0x40004
page 80
0x40005
page 80
TMUX_
TX_DLT
TMUX_
RPS_
DLT
TMUX_
RHS_DLT
TMUX_
TLSPARE3
TMUX_
TLSPARE2
TMUX_
RPSLOFD
TMUX_
TLSPARE1
TMUX_
RPSOOFD
TMUX_
TPOAC_PE
TMUX_
RPSILOCD
TMUX_
TTOAC_PE
TMUX_
RPSB2E
TMUX_
THSILOFD
TMUX_
RPSLREIE
TMUX_
THSILOCD
0x40006
page 81
TMUX_
RS1BABE
TMUX_
RS1MOND
TMUX_
RUNEQPE1
TMUX_
RLRDIMOND
TMUX_
RLAISMOND
TMUX_
RK2MOND
TMUX_
RAPSBABE
TMUX_
RAPSMOND
TMUX_
RF1MOND
TMUX_
RTIMSD
TMUX_
RHSSFD
TMUX_
RHSSDD
TMUX_
RHSLOSD
TMUX_
RHSLOFD
TMUX_
RHSOOFD
TMUX_
RHSILOCD
0x40007
page 83
TMUX_
RPOH1_
DLT
TMUX_
RPOH2_
DLT
TMUX_
RPOH3_
DLT
TMUX_
RSFB3D1
TMUX_
RSDB3D1
TMUX_
RPLMPE1
TMUX_
RN1MOND1
TMUX_
RK3MOND1
TMUX_
RF3MOND1
TMUX_
RF2MOND1
TMUX_
RRDIPD1
TMUX_
RC2MOND1
TMUX_
RTIMPD1
TMUX_
RNDFE1
TMUX_
RDECE1
TMUX_
RINCE1
TMUX_
RPAISD1
TMUX_
RLOPD1
0x40008
page 87
TMUX_
RSFB3D2
TMUX_
RSDB3D2
TMUX_
RUNEQPE2
TMUX_
RPLMPE2
TMUX_
RN1MOND2
TMUX_
RK3MOND2
TMUX_
RF3MOND2
TMUX_
RF2MOND2
TMUX_
RRDIPD2
TMUX_
RC2MOND2
TMUX_
RTIMPD2
TMUX_
RNDFE2
TMUX_
RDECE2
TMUX_
RINCE2
TMUX_
RPAISD2
TMUX_
RLOPD2
0x40009
page 87
TMUX_
RSFB3D3
TMUX_
RSDB3D3
TMUX_
RUNEQPE3
TMUX_
RPLMPE3
TMUX_
RN1MOND3
TMUX_
RK3MOND3
TMUX_
RF3MOND3
TMUX_
RF2MOND3
TMUX_
RDIPD3
TMUX_
RC2MOND3
TMUX_
RTIMPD3
TMUX_
RNDFE3
TMUX_
RDECE3
TMUX_
RINCE3
TMUX_
RPAISD3
TMUX_
RLOPD3
Interrupt Mask Parameters for INT Pin
—
R/W
0x4000A
page 89
TMUX_
TX_
MSK
TMUX_
RPS_MSK
TMUX_
RHS_MSK
TMUX_
TLSPARM3
TMUX_
TLSPARM2
TMUX_
TLSPARM1
TMUX_
TPOAC_
PM
TMUX_
RPSILOCM
TMUX_
RHSLOSM
TMUX_
TTOAC_PM
TMUX_
THSILOFM
TMUX_
THSILOCM
0x4000B
page 90
0x4000C
page 90
TMUX_
RPSLOFM
TMUX_
RHSSFM
TMUX_
RPSOOFM
TMUX_
RHSSDM
TMUX_
RPSB2M
TMUX_
RHSLOFM
TMUX_
RPSLREIM
TMUX_
RHSOOFM
TMUX_
RS1BABM
TMUX_
RS1MONM
TMUX_
RUNEQPM1
TMUX_
RLRDIMONM
TMUX_
RLAISMONM
TMUX_
RK2MONM
TMUX_
RAPSBABM
TMUX_
RAPSMONM
TMUX_
RF1MONM
TMUX_
RTIMSM
TMUX_
RHSILOCM
0x4000D
page 91
TMUX_
RPOH1_
MSK
TMUX_
RPOH2_
MSK
TMUX_
RPOH3_
MSK
TMUX_
RSFB3M1
TMUX_
RSDB3M1
TMUX_
RPLMPM1
TMUX_
RN1MONM1
TMUX_
RK3MONM1
TMUX_
RF3MONM1
TMUX_
RF2MONM1
TMUX_
RRDIPM1
TMUX_
RC2MONM1
TMUX_
RTIMPM1
TMUX_
RNDFM1
TMUX_
RDECM1
TMUX_
RINCM1
TMUX_
RPAISM1
TMUX_
RLOPM1
0x4000E
page 91
TMUX_
RSFB3M2
TMUX_
RSDB3M2
TMUX_
RUNEQPM2
TMUX_
RPLMPM2
TMUX_
RN1MONM2
TMUX_
RK3MONM2
TMUX_
RF3MONM2
TMUX_
RF2MONM2
TMUX_
RRDIPM2
TMUX_
RC2MONM2
TMUX_
RTIMPM2
TMUX_
RNDFM2
TMUX_
RDECM2
TMUX_
RINCM2
TMUX_
RPAISM2
TMUX_
RLOPM2
0x4000F
page 92
TMUX_
RSFB3M3
TMUX_
RSDB3M3
TMUX_
RUNEQPM3
TMUX_
RPLMPM3
TMUX_
RN1MONM3
TMUX_
RK3MONM3
TMUX_
RF3MONM3
TMUX_
RF2MONM3
TMUX_
RRDIPM3
TMUX_
RC2MONM3
TMUX_
RTIMPM3
TMUX_
RNDFM3
TMUX_
RDECM3
TMUX_
RINCM3
TMUX_
RPAISM3
TMUX_
RLOPM3
Interrupt Mask Parameters for APSINT Pin
—
R/W
0x40011
page 93
TMUX_
APSINT_
MSK
TMUX_
RHSSF_
APSM
TMUX_
RHSSD_
APSM
TMUX_
RAPSMON_
APSM
TMUX_
RLAISMON_
APSM
TMUX_
RHSLOS_
APSM
TMUX_
RHSLOF_
APSM
TMUX_
RHSOOF_
APSM
TMUX_
RHSILOC_
APSM